哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB噪聲怎樣做可以較好的降低

PCB線路板打樣 ? 來源:ct ? 2019-09-05 14:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

地平面如何降低PCB中的噪聲?在本技術(shù)文章中了解更多信息。

為什么在PCB設(shè)計(jì)中盡可能使用地平面?接地平面減小了信號返回路徑的電感。反過來,這可以最大限度地減少瞬態(tài)接地電流產(chǎn)生的噪聲。

在本文中,我們將討論信號路徑如何在多層PCB上工作以及返回路徑電感的概念。

信號選擇最小阻抗路徑

考慮一個(gè)雙層電路板,如圖1所示。底層是接地層,電流源是連接到頂層的U形跡線。頂層跡線通過VIA1和VIA2連接到底層。

PCB噪聲怎樣做可以較好的降低

圖1。圖片由ADI公司提供。

首先,如圖所示在圖2中,DC電流注入頂層跡線。

PCB噪聲怎樣做可以較好的降低

圖2。圖片由ADI公司提供。

電流沿著U形跡線下降。然后,通過VIA1,它到達(dá)地平面。地平面的哪一部分將電流傳回VIA2?我們可以將地平面設(shè)想為無限數(shù)量的并行的窄軌跡。電流將選擇具有相對較小阻抗的跡線。由于從VIA1到VIA2的直接路徑最短并且電阻最小,因此大部分電流將流過該路徑。當(dāng)我們離開這條阻力最小的路徑時(shí),電流密度會(huì)迅速下降。

現(xiàn)在,我們假設(shè)我們將一個(gè)交流電流注入U(xiǎn)形跡線。

它會(huì)不會(huì)采用相同的直流電流路徑?

直流電流采用阻抗最?。ɑ蜃钚‰娮瑁┑穆窂健τ?a target="_blank">AC電流,阻抗取決于路徑的電阻和電感。雖然最短路徑提供最小電阻,但它不一定提供最小電感。路徑的電感取決于電流產(chǎn)生的環(huán)路面積。圖3顯示了信號跟蹤及其返回路徑創(chuàng)建的示例電流環(huán)路。如果由電流產(chǎn)生的環(huán)路面積增加,則電感將按比例增加。

PCB噪聲怎樣做可以較好的降低

圖3。圖片由ADI公司提供。

例如,紅色返回路徑在圖4中,創(chuàng)建了一個(gè)比綠色路徑更大的循環(huán)。因此,在這兩條路徑之間,AC電流通過綠色路徑,其具有較小的電感。對于路徑的總阻抗,我們實(shí)際上應(yīng)該考慮電阻和電感。然而,隨著AC信號的頻率增加,電感對路徑阻抗的貢獻(xiàn)最終變得大于電阻的數(shù)量級。因此,如圖4所示,高頻返回電流將直接在U形跡線下方流動(dòng),以最小化環(huán)路面積(為簡單起見,我們忽略了路徑電阻)。當(dāng)我們在地平面上遠(yuǎn)離這條路徑時(shí),電流密度會(huì)迅速下降。

PCB噪聲怎樣做可以較好的降低

圖4。圖片由ADI公司提供

對于上面的例子,我們有一個(gè)可以設(shè)想為無限多個(gè)窄平行路徑的地平面。返回電流流過那些使阻抗最小化的路徑。使用雙層電路板,我們買不起地平面。在這種情況下,我們可能有一條軌道(而不是一個(gè)平面)用于返回電流。即使電流可能表現(xiàn)出很大的電感,也要強(qiáng)制電流經(jīng)過這條路徑。對于雙層電路板的一些關(guān)鍵信號走線(例如時(shí)鐘信號),我們可以路由適當(dāng)?shù)姆祷芈窂剑覀儾荒軐﹄娐钒迳系乃凶呔€執(zhí)行此操作。我們?nèi)绾谓档碗p面電路板上所有走線的電流路徑電感?我們將很快討論雙層電路板的高效接地系統(tǒng),但在此之前,我們先簡要介紹接地路徑電感增加電路板噪聲的機(jī)制。

為什么返回路徑電感很重要?

通過將電感器電路原理圖的接地串聯(lián),可以得到一個(gè)簡單的返回路徑電感模型。一個(gè)例子如圖5所示。假設(shè)門1的輸出從邏輯高變?yōu)檫壿嫷?。這將通過接地路徑釋放存儲(chǔ)在C STRAY 中的電荷。考慮到今天的快速邏輯門,放電將在很短的時(shí)間內(nèi)完成(Δ t )。放電電流將流過接地電感。如果通過電感的電流在邏輯轉(zhuǎn)換期間改變?chǔ)?I ,則邏輯門的地將反彈$ V = L \ frac {ΔI} {Δt} $$。/p>

在這種情況下,處于邏輯低電平的柵極輸出(圖4中的柵極2)將經(jīng)歷噪聲電壓脈沖。如果足夠大,這個(gè)噪聲電壓可能會(huì)導(dǎo)致柵極4輸出端產(chǎn)生不必要的轉(zhuǎn)換。

此外,如圖4所示,接地噪聲電壓可以耦合到離開PCB的電纜。作為天線,這些電纜會(huì)輻射并引起EMC問題。

圖5顯示了另一種有趣的機(jī)制,接地電感可能會(huì)導(dǎo)致問題。當(dāng)柵極1的輸出從邏輯高轉(zhuǎn)變?yōu)檫壿嫷蜁r(shí),柵極1內(nèi)的晶體管將雜散電容連接到由接地路徑產(chǎn)生的電感器。如果連接CSTRAY和地電感的晶體管呈現(xiàn)小電阻,則會(huì)產(chǎn)生高Q串聯(lián)諧振電路。這可能導(dǎo)致邏輯門轉(zhuǎn)換具有相當(dāng)大的振鈴。如果我們不能充分降低接地電感,我們可能需要在柵極輸出端串聯(lián)一個(gè)電阻(例如51Ω)來抑制振鈴。

PCB噪聲怎樣做可以較好的降低

圖5.圖片由電磁兼容工程提供。

上述噪聲機(jī)制表明,在設(shè)計(jì)PCB時(shí),接地路徑電感至關(guān)重要。如前所述,多層板允許我們具有堅(jiān)固的接地層,這可以顯著降低接地電感。但是,對于雙面電路板,我們必須采用其他技術(shù)來實(shí)現(xiàn)低電感接地系統(tǒng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4417

    文章

    23961

    瀏覽量

    426052
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4938

    瀏覽量

    95733
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44706
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    降低變頻器噪聲與振動(dòng)發(fā)熱的措施

    變頻器的噪聲、振動(dòng)和過熱問題通常由諧波引起,三者互為因果、相互關(guān)聯(lián)。解決這些問題的關(guān)鍵在于抑制諧波并加強(qiáng)散熱。
    的頭像 發(fā)表于 04-09 17:16 ?643次閱讀
    <b class='flag-5'>降低</b>變頻器<b class='flag-5'>噪聲</b>與振動(dòng)發(fā)熱的措施

    技術(shù)資訊 I 如何識(shí)別同步開關(guān)噪聲

    本文要點(diǎn)集成電路與PCB中均存在可能由開關(guān)數(shù)字信號激發(fā)的寄生效應(yīng)。所有高速數(shù)字集成電路都會(huì)產(chǎn)生一定的同步開關(guān)噪聲,噪聲的強(qiáng)度由集成電路結(jié)構(gòu)和PCB布局中的寄生參數(shù)決定。若要區(qū)分同步開關(guān)
    的頭像 發(fā)表于 02-13 16:26 ?174次閱讀
    技術(shù)資訊 I 如何識(shí)別同步開關(guān)<b class='flag-5'>噪聲</b>

    使用LDO的VIOC特性降低輸出噪聲并提高熱效率

    降低干擾,增強(qiáng)信號完整性。LDO與電壓輸入至輸出控制(VIOC)功能及兼容的開關(guān)穩(wěn)壓器配合使用時(shí),可形成一個(gè)始終維持最佳輸入輸出電壓差的系統(tǒng)。這種設(shè)計(jì)不僅能顯著降低噪聲,實(shí)現(xiàn)高電源電壓抑制比(PSRR),還能確保系統(tǒng)高效運(yùn)行、受到保護(hù)且具備強(qiáng)大性能。
    的頭像 發(fā)表于 02-03 08:14 ?1.2w次閱讀
    使用LDO的VIOC特性<b class='flag-5'>降低</b>輸出<b class='flag-5'>噪聲</b>并提高熱效率

    功放PCB電路板設(shè)計(jì):從噪聲抑制到音質(zhì)優(yōu)化

    本文詳細(xì)闡述功放PCB設(shè)計(jì)的核心要點(diǎn),涵蓋布局分區(qū)、接地系統(tǒng)優(yōu)化、電源路徑與退耦設(shè)計(jì)以及熱管理策略,為打造低噪聲、高保真音頻電路提供實(shí)用設(shè)計(jì)指南。
    的頭像 發(fā)表于 12-25 14:16 ?722次閱讀

    自動(dòng)駕駛域控制器電源濾波車規(guī)電容:LTCC 工藝 + 信號噪聲降低 40dB

    在自動(dòng)駕駛域控制器電源濾波場景中,采用 LTCC工藝 的車規(guī)電容可通過三維集成與高頻優(yōu)化特性,將信號噪聲降低40dB以上,同時(shí)滿足車規(guī)級可靠性要求。以下是具體分析: 一、LTCC工藝的核心優(yōu)勢 高頻
    的頭像 發(fā)表于 12-19 15:06 ?479次閱讀

    揭秘!高品質(zhì)PCB無缺陷焊接的激光焊錫技術(shù)關(guān)鍵點(diǎn)

    激光焊錫工藝雖然在PCB電子行業(yè)的使用十分廣泛,對一些特定PCB類型具有不可替代性,但是激光焊錫并非萬能解方,也有其不了的產(chǎn)品。那怎樣的產(chǎn)品是激光焊錫
    的頭像 發(fā)表于 11-19 16:09 ?583次閱讀
    揭秘!高品質(zhì)<b class='flag-5'>PCB</b>無缺陷焊接的激光焊錫技術(shù)關(guān)鍵點(diǎn)

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    小(也就是回路阻抗loop impedance 盡量小)以減少輻射, 還可以用分割地層的方式以控制高頻噪聲的范圍,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)。 12、[問] 請問射頻寬帶電路PCB
    發(fā)表于 11-14 06:11

    電源噪聲:電子設(shè)備的“隱形殺手”

    ,它直接影響著設(shè)備的性能和可靠性。想要有效降低噪聲,首先需要了解噪聲產(chǎn)生的原因,這樣才能采取針對性的措施進(jìn)行抑制。1.噪聲的成因噪聲簡單來說是由電壓或電流變化引起
    的頭像 發(fā)表于 10-23 11:36 ?670次閱讀
    電源<b class='flag-5'>噪聲</b>:電子設(shè)備的“隱形殺手”

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗(yàn)證板噪聲水平?

    在我設(shè)計(jì)的復(fù)雜多片AD4134的大型數(shù)字系統(tǒng)中,噪聲水平Nrms無法控制到預(yù)期水平。希望能夠找到關(guān)鍵的影響因素。還請各位大師指點(diǎn)。 根據(jù)驗(yàn)證版及數(shù)據(jù)手冊中的布局方式,不對ADC的下方地平面切割處理
    發(fā)表于 08-11 08:24

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    。PCB板濾波器作為電磁兼容性(EMC)設(shè)計(jì)的核心元件,通過特定的電路結(jié)構(gòu),能夠有效濾除高頻噪聲,保障電路的穩(wěn)定運(yùn)行。 濾波器的基本原理PCB板濾波器的核心在于其頻率選擇性。它通常由電感、電容、電阻等無源元件構(gòu)成,通過組合形
    的頭像 發(fā)表于 07-09 18:03 ?978次閱讀

    老鳥告訴你如何選擇共模噪聲濾波器

    在當(dāng)前電子產(chǎn)品中,絕大多數(shù)的高速信號都使用地差分對結(jié)構(gòu)。差分結(jié)構(gòu)有一個(gè)好處就是可以降低外界對信號的干擾,但是由于設(shè)計(jì)的原因,在傳輸結(jié)構(gòu)上還會(huì)受到共模噪聲的影響。共模噪聲濾波器就可以用于
    的頭像 發(fā)表于 06-11 17:35 ?1004次閱讀
    老鳥告訴你如何選擇共模<b class='flag-5'>噪聲</b>濾波器

    較好的系統(tǒng)驅(qū)動(dòng)安裝軟件

    較好的 系統(tǒng)驅(qū)動(dòng)安裝軟件 驅(qū)動(dòng)人生海外版
    發(fā)表于 05-06 16:06 ?0次下載

    4500字,講述DC/DC電源PCB布局

    噪聲。如果問題與印刷電路板( PCB)布局有關(guān),則很難確定原因。EMC也是很注重PCB布局,這就是為什么在開關(guān)電源設(shè)計(jì)的早期正確布局 PCB至關(guān)重要的原因。 良好的布局設(shè)計(jì)可優(yōu)化電源效
    發(fā)表于 04-29 14:00

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    降低ESD風(fēng)險(xiǎn)的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會(huì)選擇阻抗最小的路徑泄放。因此,在布線時(shí),必須確保ESD電流能快
    的頭像 發(fā)表于 04-25 09:43 ?890次閱讀
    如何布線才能<b class='flag-5'>降低</b>MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b>布局的抗干擾設(shè)計(jì)技巧

    解決噪聲問題試試從PCB布局布線入手

    面積的銅來盡可能降低阻性壓降。將MOSFET和電感彼此靠近放在銅層上,可以使串聯(lián)電阻和電感最小。 對電磁干擾、開關(guān)節(jié)點(diǎn)噪聲和響鈴振蕩更敏感的應(yīng)用可以使用一個(gè)小緩沖器。緩沖器由電阻和電容
    發(fā)表于 04-22 09:46
    迭部县| 昌吉市| 咸丰县| 嘉荫县| 龙陵县| 洪江市| 邓州市| 嘉荫县| 建湖县| 寿阳县| 清水河县| 土默特右旗| 玛曲县| 四会市| 鹤峰县| 辰溪县| 双城市| 通化县| 津南区| 嘉义县| 江津市| 咸丰县| 赤城县| 右玉县| 巴塘县| 洞口县| 报价| 神农架林区| 盐山县| 南充市| 宣城市| 喀什市| 丽水市| 芜湖市| 绵竹市| 赤城县| 广水市| 中阳县| 剑阁县| 赞皇县| 沛县|