全加器邏輯表達(dá)式
一位全加器的表達(dá)式如下:
Si=Ai⊕Bi⊕Ci-1

第二個(gè)表達(dá)式也可來(lái)用一個(gè)異或門來(lái)代替或門對(duì)其中兩個(gè)輸入信號(hào)進(jìn)行求和:

其中Ai為被加數(shù),Bi為加數(shù),相鄰低位來(lái)的進(jìn)位數(shù)為Ci-1,輸出本位和為Si。向相鄰高位進(jìn)位數(shù)為Ci。一位全加器可以處理低位進(jìn)位,并輸出本位加自法進(jìn)位。多個(gè)一位全加器進(jìn)行級(jí)聯(lián)可以得到多位全加器。常用二進(jìn)制四位全加器74LS283。
全加器的邏輯功能
當(dāng)多位數(shù)相加時(shí),半加器可用于最低位求和,并給出進(jìn)位數(shù)。第二位的相加有兩個(gè)待加數(shù)
和
,還有一個(gè)來(lái)自前面低位送來(lái)的進(jìn)位數(shù)
.這三個(gè)數(shù)相加,得出本位和數(shù)(全加和數(shù))
和進(jìn)位數(shù)
.這種就是“全加“,下表為全加器的邏輯狀態(tài)表。

全加器可用兩個(gè)半加器和一個(gè)“或“門組成。

如上圖(a)所示。
和
在第一個(gè)半加器中相加,得出的結(jié)果再和
在第二個(gè)半加器中相加,即得出全加和
。兩個(gè)半加器的進(jìn)位數(shù)通過(guò)”或“門輸出作為本位的進(jìn)位數(shù)
。全加器也是一種組合邏輯電路,其圖形符號(hào)如上圖(b)所示。
-
全加器
+關(guān)注
關(guān)注
10文章
62瀏覽量
29145
發(fā)布評(píng)論請(qǐng)先 登錄
高速CMOS邏輯4位二進(jìn)制全加器CDx4HC283和CDx4HCT283的技術(shù)解析
探索MC14008B 4位全加器:特性、參數(shù)與應(yīng)用
深入解析MC14008B 4 - 位全加器:性能與應(yīng)用
CDx4HC283和CDx4HCT283:高速CMOS邏輯4位二進(jìn)制全加器的詳細(xì)解析
高速CMOS邏輯4位二進(jìn)制全加器CDx4HC283與CDx4HCT283的深度解析
德州儀器 4 位二進(jìn)制全加器:滿足多樣化需求的理想選擇
高速CMOS邏輯4位二進(jìn)制全加器CDx4HC283和CDx4HCT283技術(shù)詳解
布爾表達(dá)式及范圍檢查
關(guān)于E203內(nèi)核高性能乘法器優(yōu)化(三)
I1電流計(jì)算對(duì)不對(duì)?怎么推導(dǎo)不出來(lái)I1的表達(dá)式是圖中那樣
labview如何使用VISA串口資源查找的正則表達(dá)式提取串口的資源名稱?
Cubeide1.18.1在線調(diào)試改變\"現(xiàn)場(chǎng)表達(dá)式\"中的值提示找不到地址,為什么?
干貨分享 | 零基礎(chǔ)上手!TSMaster圖形信號(hào)表達(dá)式實(shí)操指南
全加器邏輯表達(dá)式_全加器的邏輯功能
評(píng)論