哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

CMOS集成電路設計中邏輯門電路分析

西西 ? 來源:博客園 ? 作者:陽光&技術 ? 2020-07-21 06:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯門(Logic Gates)是集成電路設計的基本組件。通過晶體管或MOS管組成的簡單邏輯門,可以對輸入的電平(高或低)進行一些簡單的邏輯運算處理,而簡單的邏輯門可以組合成為更復雜的邏輯運算,是超大規(guī)模集成電路設計的基礎。

最基本的邏輯門有三種,即“與”、“或”、“非”,其符號如下圖所示:

CMOS集成電路設計中邏輯門電路分析

至于它們的邏輯作用這里不再列出了,免得大家說編劇我灌水,為了顯得我能勉強高逼格一點,我們仔細看看邏輯門芯片中有哪些信息值得我們關注,F(xiàn)ollow me!

如果你仔細觀察過74HC系列與、或、非邏輯器件數(shù)據(jù)手冊(datasheet)的邏輯原理圖(Logic Diagram),我們會發(fā)現(xiàn)上面三個門會是下圖那樣的:

CMOS集成電路設計中邏輯門電路分析

我們利用以前教材上的知識來化簡一下這三個組合邏輯,如下所示:

CMOS集成電路設計中邏輯門電路分析

果然還是“與”、“或”、“非”邏輯,有心人可能立馬就發(fā)現(xiàn)其中的奧秘:這些邏輯全都被表達成“與非”、“或非”!原來以前在學校做的那些將邏輯表達式化成“與非”、“或非”的題目在這里就有呀,真是學以致用呀,我太興奮了,我太有才了,我太…

打住,今天我來這不是讓你來做這些簡單的表達式化簡,而是想問你們兩個問題:

(1)為什么這么簡單且基本得不能再基本的邏輯運算要做得這么復雜?或者換句話說,為什么學校的書本上有那么多將邏輯表達式化成“與非”、“或非”的題目?

(2)為什么插入那么多非門?好像不要錢似的!

這兩個問題涉及到集成電路的設計,我們首先來看看在CMOS集成電路設計中是如何將這三個邏輯設計出來的,如下圖所示的“非門”邏輯構造:

CMOS集成電路設計中邏輯門電路分析

上面帶圓圈的是PMOS晶體管,下面是NMOS晶體管,從開關的角度來看,PMOS管相當于PNP三極管,輸入為“1”時截止,輸入為“0”時導通;而NMOS則相當于NPN三極管,輸入為“1”時導通,輸入為“0”時截止(這個比喻可能不太合適,但你可以這么去理解這個開關行為,因為相對于MOS管,可能更多人對三極管更熟悉,如果不是的話,可以忽略這個比喻)。

當輸入為“0”時,下面的NMOS截止,而上面的PMOS導通將輸出拉為高電平,即輸出“1”。當輸入為“1”時,上面的PMOS截止,而下面的NMOS導通將輸出拉為低電平,即輸出“0”,很明顯,這就是個“非門”邏輯。

OK,我們再看看“與非門”邏輯的結(jié)構:

CMOS集成電路設計中邏輯門電路分析

當上圖中的任何一個輸入(A或B)為低時,都將有一只PMOS導通,從而將輸出Y拉高,因此該電路是“與非門”邏輯,那么“與門”邏輯就是在“與非門”后面加一級“非門”了,如下圖所示:

CMOS集成電路設計中邏輯門電路分析

有些人就會叫起來:編劇你腦殘了,這不是亂蓋嗎?我下面設計的電路不是更省邏輯嗎?

CMOS集成電路設計中邏輯門電路分析

你自己看看,只有當輸入A與B都為高電平時,輸出Y才被上拉為高電平,而只要有任何一個輸入為低電平時,輸出Y就被拉為低電平,不是嗎?我太有才了!你們電子制作站微信訂閱號的老師水平真是太差了!

但是,對MOS管有較深理解的人都會知道,NMOS可以高效傳輸?shù)碗娖剑鳳MOS可以高效傳輸高電平,兩者配合可以達到軌對軌輸出,而相反卻不可以(會有損耗),因此你設計的邏輯電路從書本上看是合格的,但實際應用中不會有這種電路。

這樣你發(fā)現(xiàn)了什么沒有?在CMOS集成電路設計中,構建一個“與門”邏輯竟然比“與非門”邏輯還要多花費兩個MOS晶體管,CMOS門在本質(zhì)上是反相位的,也就是說每一個基本的邏輯門都自帶了一個邏輯非,所以說,在學校里老師讓你將復雜的表達式化成“與非”或“或非”邏輯,不僅僅是讓你考試拿分的一道題,而是在CMOS集成電路設計當中,用“與非”、“或門”這樣的設計可以充分地利用CMOS門本身的“邏輯非”。

這么一個“與門”邏輯與“與非門”邏輯之間的差距雖然僅有兩個MOS管,但是在成千上萬的大規(guī)模集成電路設計時(如奔騰處理器),省下來的面積就非??捎^了。

下面是“或非門”邏輯的結(jié)構,讀者有興趣可以推導一下

CMOS集成電路設計中邏輯門電路分析

你可能認為這只是巧合而已,那你可以看看更復雜的邏輯芯片的邏輯原理圖,大多數(shù)都是用“與非門”、“或非門”、“非門”,當然,有些也不是,畢竟只是上層的邏輯原理框圖,但是底層的CMOS實現(xiàn)肯定是一樣的

這樣第一個問題就已經(jīng)解答了,那么第二個問題呢?首先要說的是:插入的非門肯定是要花錢的,但是既然這么做,就一定有道理。有人說輸入插入非門是為了整形,輸出插入非門是為了增強帶負載能力,難道“與非門”或“或非門”的帶負載能力會比“非門”差?都是一樣的構造,只有“非門”可以對輸入電平進行整形?

其實插入“非門”的主要目的是為了提升速度,即優(yōu)化邏輯門的延時!蝦米?編劇你這次又被我抓到了吧?我插入兩個非門就多了兩級邏輯,不就更慢了嗎?地球人都知道呀!

But,我只想告訴你,這只是一般人的想法(我們是高逼格的人JJ),大多數(shù)人都會認為每一級邏輯都有一個“門延時”,因此會通過計算總的邏輯級數(shù)來計算總的延時,也就是說,邏輯級數(shù)越少的電路就是速度最快的,然而,門延時實際上取決于電氣努力(這個不好解釋,知道這個名詞就行了),所以采用較少的邏輯級數(shù)往往會導致更大的延時(這有點類似時序邏輯的“流水線”結(jié)構)。

CMOS集成電路設計里有一個“最優(yōu)級數(shù)”的概念,不是這個專業(yè)的不需要深究,我們只舉個最簡單的例子就可以說明白這個問題,如下圖所示:

CMOS集成電路設計中邏輯門電路分析

這三個“非門”邏輯當中哪個延時最小呢?你可能認為是第一個,但實際上第二個方案是延時最小的,這就解釋了:為什么這些廠家都不要錢似的插入“非門”邏輯了吧?插入這么多的“非門”就是為了獲得更快的速度,然后賣個更好的價錢,正所謂:天下熙熙,皆為利來;天下攘攘,皆為利往,這個道理永遠是正確的,在集成電路設計里也不例外。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 邏輯門
    +關注

    關注

    1

    文章

    159

    瀏覽量

    26371
  • MOS管
    +關注

    關注

    111

    文章

    2812

    瀏覽量

    77793
  • 晶體管
    +關注

    關注

    78

    文章

    10437

    瀏覽量

    148562
  • 或非門
    +關注

    關注

    0

    文章

    37

    瀏覽量

    15929
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    TH2839阻抗分析儀在LED驅(qū)動集成電路寄生參數(shù)測試分析的應用

    隨著LED照明技術的快速發(fā)展,LED驅(qū)動集成電路作為核心控制部件,其性能直接影響照明系統(tǒng)的效率、穩(wěn)定性和壽命。在實際工程應用,除了關注驅(qū)動IC的主功能外,寄生參數(shù)(如寄生電容、寄生電感和等效串聯(lián)
    的頭像 發(fā)表于 02-26 16:48 ?583次閱讀
    TH2839阻抗<b class='flag-5'>分析</b>儀在LED驅(qū)動<b class='flag-5'>集成電路</b>寄生參數(shù)測試<b class='flag-5'>分析</b><b class='flag-5'>中</b>的應用

    集成電路版圖設計的核心組成與關鍵步驟

    集成電路設計,版圖(Layout)是芯片設計的核心環(huán)節(jié)之一,指芯片電路的物理實現(xiàn)圖。它描述了電路中所有元器件(如晶體管、電阻、電容等)及其連接方式在硅片上的具體布局。版圖是將
    的頭像 發(fā)表于 12-26 15:12 ?1081次閱讀
    <b class='flag-5'>集成電路</b>版圖設計的核心組成與關鍵步驟

    2.4 GHz CMOS WLAN 射頻前端集成電路,帶 PA、帶旁路的 LNA 以及用于 WLAN 和藍牙?信號功能的 SP3T 開關 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()2.4 GHz CMOS WLAN 射頻前端集成電路,帶 PA、帶旁路的 LNA 以及用于 WLAN 和藍牙?信號功能的 SP3T 開關相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有2.4
    發(fā)表于 10-29 18:32
    2.4 GHz <b class='flag-5'>CMOS</b> WLAN 射頻前端<b class='flag-5'>集成電路</b>,帶 PA、帶旁路的 LNA 以及用于 WLAN 和藍牙?信號功能的 SP3T 開關 skyworksinc

    CMOS集成電路閂鎖效應的產(chǎn)生與防護

    閂鎖效應(Latch-up)是CMOS集成電路中一種危險的寄生效應,可能導致芯片瞬間失效甚至永久燒毀。它的本質(zhì)是由芯片內(nèi)部的寄生PNP和NPN雙極型晶體管(BJT)相互作用,形成類似可控硅(SCR)的結(jié)構,在特定條件下觸發(fā)低阻抗通路,使電源(VDD)和地(GND)之間短路
    的頭像 發(fā)表于 10-21 17:30 ?2915次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>集成電路</b><b class='flag-5'>中</b>閂鎖效應的產(chǎn)生與防護

    KEC-KIC7512P模擬CMOS集成電路技術手冊

    電子發(fā)燒友網(wǎng)站提供《KEC-KIC7512P模擬CMOS集成電路技術手冊.pdf》資料免費下載
    發(fā)表于 10-15 15:45 ?0次下載

    咨詢符合國標GB/T 4728.12-2022的邏輯門電路設計軟件

    背景 在大學教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問題,想適配國家標準GB/T 4728.12-2022的邏輯門電路,培養(yǎng)學生的家國情懷,但目前的軟件好像使用的都是IEEE標準,
    發(fā)表于 09-09 09:46

    PDK在集成電路領域的定義、組成和作用

    PDK(Process Design Kit,工藝設計套件)是集成電路設計流程的重要工具包,它為設計團隊提供了與特定制造工藝節(jié)點相關的設計信息。PDK 是集成電路設計和制造之間的橋梁,設計團隊依賴 PDK 來確保設計能夠在晶圓
    的頭像 發(fā)表于 09-08 09:56 ?3053次閱讀

    ?三維集成電路的TSV布局設計

    在三維集成電路設計,TSV(硅通孔)技術通過垂直互連顯著提升了系統(tǒng)集成密度與性能,但其物理尺寸效應與寄生參數(shù)對互連特性的影響已成為設計優(yōu)化的核心挑戰(zhàn)。
    的頭像 發(fā)表于 08-25 11:20 ?2781次閱讀
    ?三維<b class='flag-5'>集成電路</b>的TSV布局設計

    硅與其他材料在集成電路的比較

    硅與其他半導體材料在集成電路應用的比較可從以下維度展開分析。
    的頭像 發(fā)表于 06-28 09:09 ?2250次閱讀

    CMOS邏輯門如何應用在電路

    CMOS邏輯門如何應用在電路 前言 在如今的電子電路
    的頭像 發(fā)表于 06-19 16:07 ?1934次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門如何應用在<b class='flag-5'>電路</b><b class='flag-5'>中</b>

    微愛芯推出可配置多功能邏輯門電路AiP74LVC1G99

    微愛芯推出可配置多功能邏輯門電路AiP74LVC1G99,該電路可配置為多種三態(tài)邏輯門,如“與門”、“與非門”、“或門”、“或非門”、“異
    的頭像 發(fā)表于 06-17 10:52 ?1520次閱讀
    <b class='flag-5'>中</b>微愛芯推出可配置多功能<b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>AiP74LVC1G99

    CMOS超大規(guī)模集成電路制造工藝流程的基礎知識

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎知識,重點將放在工藝流程的概要和不同工藝步驟對器件及電路性能的影響上。
    的頭像 發(fā)表于 06-04 15:01 ?2994次閱讀
    <b class='flag-5'>CMOS</b>超大規(guī)模<b class='flag-5'>集成電路</b>制造工藝流程的基礎知識

    實用電子電路設計(全6本)——數(shù)字邏輯電路的ASIC設計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設計為目標,以完全同步式電路為基礎,從技術實現(xiàn)的角度介紹ASIC邏輯電路設計技術。內(nèi)容包括:邏輯
    發(fā)表于 05-15 15:22

    集成電路測試的關鍵角色:MEDER超微型繼電器

    在當今快速發(fā)展的科技時代,芯片設計人員正不斷突破極限,開發(fā)出體積更小、運行速度更快且擁有更多門電路的新型集成電路。這些芯片上的成百上千萬個門電路,每一個都需要經(jīng)過嚴格的測試,以確保其達到理想的運行
    的頭像 發(fā)表于 04-23 16:14 ?1618次閱讀
    <b class='flag-5'>集成電路</b>測試<b class='flag-5'>中</b>的關鍵角色:MEDER超微型繼電器

    電機控制專用集成電路PDF版

    直流電動機精密速度控制的鎖相環(huán)集成電路作了專門介紹。 控制電機的信號類元件自整角機、旋轉(zhuǎn)變壓器、感應同步器等均屬模擬型控制元件,在計算機控制的數(shù)字控制系統(tǒng),需要特 殊的A/D、D/A轉(zhuǎn)換器作為接口
    發(fā)表于 04-22 17:02
    中西区| 固始县| 麻栗坡县| 永新县| 商水县| 太湖县| 孟津县| 石城县| 辽中县| 武清区| 察雅县| 株洲县| 呼玛县| 丰原市| 金阳县| 金溪县| 峨山| 彭山县| 建德市| 三都| 塔城市| 南昌县| 栾城县| 东安县| 兴安盟| 德保县| 大同市| 仙桃市| 内丘县| 新蔡县| 宝坻区| 全南县| 丘北县| 彰武县| 蓝山县| 乌苏市| 遂昌县| 万宁市| 大埔区| 珲春市| 望谟县|