哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中如何通過JTAG固化程序?

電子工程師 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2021-03-05 15:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

學(xué)習(xí)了 FPGA 一段時(shí)間,簡單的設(shè)計(jì)仿真驗(yàn)證以及有所熟悉,今天將學(xué)習(xí)通過 JTAG 固化程序。具體步驟以及截圖如下:

本教程使用的軟件是:Quartus II 13.0

芯片型號(hào)是:EP4CE10F17C8

步驟一:程序的轉(zhuǎn)化

在 Quartus II 中,單擊 File --> Convert Programming Files,打開此界面,如下圖 1 所示:

圖 1:轉(zhuǎn)化程序界面

在上圖 1 界面中,”Programming file type:”標(biāo)簽后選擇”JTAG Indirect Configuration File(.jic)”;

在”Configuration device:”標(biāo)簽后選擇你所使用的 EPCS 型號(hào),我選擇的是 EPCS16。

在”File name:”標(biāo)簽后,為生成的.jic 文件名

在”Input files to convert”方框中,單擊 Flash Leader,再單擊 Add Device…,選擇 EP4CE10

(需根據(jù)自己的 FPGA 型號(hào)選擇);如下圖 2 所示:

圖 2:Select Devices 界面

單擊 SOF Data,再單擊 Add File…,選擇 Quartus II 全編譯后的.sof 文件。配置完成界面

如下圖 3 所示:

圖 3:Select Input File 界面

單擊 Generate,則開始生成.jic 文件,生成后,則可關(guān)閉此界面,如下圖 4 所示:

圖 4:Generate 界面

步驟二:JTAG 燒寫

在軟件中,單擊 Tools-->Programmer,或者點(diǎn)擊 圖標(biāo),進(jìn)入下載界面,如下圖 5 所示:

圖 5:下載 界面

在此界面中,觀察下載線是否連接好,如果沒有,則單擊 Hardware Setup…,選擇下載線纜。雙擊選擇 Usb-Blaster,如下圖 6 所示:如果單擊后還沒有,則檢查下載線驅(qū)動(dòng)是否安裝正確。

圖 6:選擇 Usb-Blaster 界面

返回下載界面,單擊 key_led.sof,再單擊 Change File…,選擇之前轉(zhuǎn)換的output_file.jic。添加完成后,安照下圖 7 所示的勾選選項(xiàng):

圖 7:選擇.jic 文件 界面

最后 單擊 Start,開始下載,完成界面如下圖 8 所示:

圖 8:Successful 界面

注:下載成功后,先重啟開發(fā)板,再拔掉下載線,則就會(huì)看到固化程序的顯示

結(jié)果了。

原文標(biāo)題:FPGA學(xué)習(xí)筆記-通過JTAG 固化程序

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638882
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    415

    瀏覽量

    75268

原文標(biāo)題:FPGA學(xué)習(xí)筆記-通過JTAG 固化程序

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何知道JTAG在I.MX8MPLUS是啟用還是禁用?

    當(dāng)我嘗試通過 JTAG 進(jìn)行調(diào)試失敗時(shí)。是否有任何特定的程序需要通過 JTAG 進(jìn)行調(diào)試,請(qǐng)?zhí)峒霸撨^程。 我的問題: 1. 我想讓
    發(fā)表于 04-06 06:26

    Vivado+Vitis將程序固化的Flash的操作流程

    ZYNQ 的程序固化是指將程序代碼永久存儲(chǔ)到非易失性存儲(chǔ)器,使系統(tǒng)上電后能自動(dòng)加載運(yùn)行的過程。主要固化方式:QSPI Flash
    的頭像 發(fā)表于 01-20 16:17 ?811次閱讀
    Vivado+Vitis將<b class='flag-5'>程序</b><b class='flag-5'>固化</b>的Flash的操作流程

    如何在Zynq UltraScale+ MPSoC平臺(tái)上通過JTAG啟動(dòng)嵌入式Linux鏡像

    在之前文章,我們介紹了如何使用 XSCT 工具通過 JTAG 在 Zynq SoC 上啟動(dòng)嵌入式 Linux 鏡像(從 JTAG 啟動(dòng) Zynq-7000 嵌入式 Linux:使用
    的頭像 發(fā)表于 01-13 11:45 ?4953次閱讀

    咨詢一下工業(yè)設(shè)計(jì)批量生產(chǎn)FPGA時(shí),程序是如何批量下載

    FPGA 程序燒寫過程,無論是選用外部 FLASH 還是內(nèi)部 FLASH,借助 JTAG 接口使用燒寫器進(jìn)行燒寫,都是較為簡便的方式。然而,不同廠家所提供的燒寫界面存在差異,而且
    發(fā)表于 12-24 22:40

    FPGA實(shí)現(xiàn)基于SPI協(xié)議的Flash驅(qū)動(dòng)控制芯片擦除

    本篇博客具體包括SPI協(xié)議的基本原理、模式選擇以及時(shí)序邏輯要求,采用FPGA(EPCE4),通過SPI通信協(xié)議,對(duì)flash(W25Q16BV)存儲(chǔ)的固化程序進(jìn)行芯片擦除操作。
    的頭像 發(fā)表于 12-02 10:00 ?2848次閱讀
    <b class='flag-5'>FPGA</b>實(shí)現(xiàn)基于SPI協(xié)議的Flash驅(qū)動(dòng)控制芯片擦除

    固化烘箱物聯(lián)網(wǎng)數(shù)據(jù)臺(tái)解決方案

    到MES系統(tǒng)實(shí)現(xiàn)集中管理。對(duì)此,數(shù)之能提供高效可靠的物聯(lián)網(wǎng)解決方案。 現(xiàn)場固化烘箱主要通過西門子PLC、臺(tái)達(dá)PLC等控制器進(jìn)行控制,通過實(shí)現(xiàn)PLC數(shù)據(jù)采集到數(shù)之能數(shù)據(jù)臺(tái),隨后
    的頭像 發(fā)表于 11-24 16:43 ?580次閱讀
    <b class='flag-5'>固化</b>烘箱物聯(lián)網(wǎng)數(shù)據(jù)<b class='flag-5'>中</b>臺(tái)解決方案

    請(qǐng)問JTAG仿真器可以通過串口給芯片下載程序嗎?

    JTAG仿真器可以通過串口給芯片下載程序嗎?如果可以是必須要特定的UART口還是任何的UART口都可以? 另外JTAG仿真器能不能通過串口對(duì)
    發(fā)表于 11-24 07:07

    基于FPGA平臺(tái)的蜂鳥E203 JTAG debug出錯(cuò)問題的解決思路

    固化存在的問題并不大,只需要按照硬件電路完成管腳的刪減和映射(約束)即可,這里重點(diǎn)說明一下debug出錯(cuò)問題的解決思路。 我在FPGA固化文件完成后,在上位機(jī)SDKdebug he
    發(fā)表于 10-28 07:38

    芯來e203移植開發(fā)分享(二)——仿真文件簡述與itcm固化程序

    system.v模塊設(shè)置硬件啟動(dòng)方式 如此,也可以不使用jtag下載程序,通過vivado綜合后,e203就可以直接從itcm運(yùn)行程序
    發(fā)表于 10-27 06:04

    NucleiStudio下載程序FPGA的E203上

    使用NucleiStudio開發(fā)應(yīng)用程序,并將應(yīng)用程序的代碼下載到FPGA上。這里,以helloworld為例,介紹該過程遇到的問題以及解決方法。 1、新建Nuclei RISC-V C/C++項(xiàng)目,使用ILM的下載
    發(fā)表于 10-20 09:24

    JTAG標(biāo)準(zhǔn)的狀態(tài)機(jī)實(shí)現(xiàn)

    JTAG作為一項(xiàng)國際標(biāo)準(zhǔn)測(cè)試協(xié)議(IEEE1149.1兼容),主要用于芯片內(nèi)部測(cè)試和調(diào)試。目前的主流芯片均支持JTAG協(xié)議,如DSP、FPGA、ARM、部分單片機(jī)等。標(biāo)準(zhǔn)的JTAG接口
    的頭像 發(fā)表于 08-21 15:12 ?2936次閱讀
    <b class='flag-5'>JTAG</b>標(biāo)準(zhǔn)的狀態(tài)機(jī)實(shí)現(xiàn)

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado,VIO(Virtual Input/Output)是一種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過JTAG接口實(shí)時(shí)讀取和寫入
    的頭像 發(fā)表于 06-09 09:32 ?4316次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    CYUSB3014通過SPI接口固化img到M25P40,重啟失敗怎么解決?

    CYUSB3014通過SPI接口固化img到M25P40,重啟失敗. 啟動(dòng)模式PMODE=0F1. 下載完img后,顯示下載成功,但是重啟 ,程序沒有運(yùn)行,還是顯示bootloader
    發(fā)表于 06-04 06:22

    fpga的fx3固化程序的刪除

    用的是特權(quán)同學(xué)7系列的fpga開發(fā)板,在csdn上找了個(gè)fx3 flash固化程序,燒入過后,電腦識(shí)別不到fx3,也不能重新下載固件,有人知道怎么刪除燒入的程序嗎。
    發(fā)表于 05-08 10:10

    FPGAJtag接口燒了,怎么辦?

    在展開今天的文章前,先來討論一個(gè)問題:FPGAjtag接口燒了怎么辦?JTAG接口的輸入引腳通常設(shè)計(jì)為高阻抗,這使得它們對(duì)靜電電荷積累非常敏感,由于JTAG接口需要頻繁連接調(diào)試器、下
    的頭像 發(fā)表于 04-27 11:01 ?2817次閱讀
    <b class='flag-5'>FPGA</b>的<b class='flag-5'>Jtag</b>接口燒了,怎么辦?
    玉屏| 衢州市| 湘西| 厦门市| 旌德县| 调兵山市| 宁波市| 屯留县| 东城区| 临沧市| 宜昌市| 方山县| 汉阴县| 乐业县| 宿迁市| 阜康市| 南阳市| 宁晋县| 万宁市| 黑山县| 汉阴县| 郓城县| 镇宁| 寿光市| 科技| 河源市| 大城县| 祁东县| 高雄市| 龙南县| 布拖县| 三河市| 九江市| 晋宁县| 喀喇沁旗| 罗定市| 彭阳县| 抚顺市| 临清市| 尼木县| 涞源县|