哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于IDDR與FPGA的介紹與淺析

FPGA開(kāi)源工作室 ? 來(lái)源:FPGA開(kāi)源工作室 ? 作者:FPGA開(kāi)源工作室 ? 2021-03-13 09:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 IDDR

Primitive: Input Dual Data-Rate Register

1.1 介紹

該設(shè)計(jì)元素是專用的輸入寄存器,旨在將外部雙數(shù)據(jù)速率(DDR信號(hào)接收到Xilinx FPGA中。IDDR可用的模式可以在捕獲數(shù)據(jù)的時(shí)間和時(shí)鐘沿或在相同的時(shí)鐘沿向FPGA架構(gòu)顯示數(shù)據(jù)。此功能使您可以避免其他時(shí)序復(fù)雜性和資源使用情況。

1)OPPOSITE_EDGE模式-以傳統(tǒng)的DDR方法恢復(fù)數(shù)據(jù)。給定分別在引腳D和C上的DDR數(shù)據(jù)和時(shí)鐘,在時(shí)鐘C的每個(gè)上升沿之后Q1發(fā)生變化,在時(shí)鐘C的每個(gè)下降沿之后Q2發(fā)生變化。

2)SAME_EDGE模式-時(shí)鐘C的相對(duì)邊沿仍然恢復(fù)數(shù)據(jù)。但是,在負(fù)邊沿?cái)?shù)據(jù)寄存器后面放置了一個(gè)額外的寄存器。這個(gè)額外的寄存器由時(shí)鐘信號(hào)C的正時(shí)鐘沿提供時(shí)鐘。結(jié)果,現(xiàn)在DDR數(shù)據(jù)在相同的時(shí)鐘沿提供給FPGA架構(gòu)。但是,由于此功能,數(shù)據(jù)對(duì)似乎是“分離的”。Q1和Q2不再具有對(duì)1和2。相反,出現(xiàn)的第一個(gè)對(duì)是對(duì)1和DONT_CARE,在下一個(gè)時(shí)鐘周期之后是對(duì)2和3。

3)SAME_EDGE_PIPELINED模式-以與SAME_EDGE模式類似的方式恢復(fù)數(shù)據(jù)。為了避免SAME_EDGE模式的“分離”效應(yīng),在上升沿?cái)?shù)據(jù)寄存器的前面放置了一個(gè)額外的寄存器?,F(xiàn)在,數(shù)據(jù)對(duì)同時(shí)出現(xiàn)在Q1和Q2引腳上。但是,使用此模式將使Q1和Q2信號(hào)更改的延遲時(shí)間增加一個(gè)額外的周期。

1.2 Verilog Instantiation Template

// IDDR: Input Double Data Rate Input Register with Set, Reset

// and Clock Enable.

// 7 Series

// Xilinx HDL Libraries Guide, version 14.7

IDDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE”, “SAME_EDGE”

// or “SAME_EDGE_PIPELINED”

.INIT_Q1(1‘b0), // Initial value of Q1: 1’b0 or 1‘b1

.INIT_Q2(1’b0), // Initial value of Q2: 1‘b0 or 1’b1

.SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

) IDDR_inst (

.Q1(Q1), // 1-bit output for positive edge of clock

.Q2(Q2), // 1-bit output for negative edge of clock

.C(C), // 1-bit clock input

.CE(CE), // 1-bit clock enable input

.D(D), // 1-bit DDR data input

.R(R), // 1-bit reset

.S(S) // 1-bit set

);

// End of IDDR_inst instantiation

1.3端口描述

1.4 可用屬性


編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5617

    瀏覽量

    130369
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    760

    瀏覽量

    69522
  • Xilinx FPGA
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    7388

原文標(biāo)題:xilinx源語(yǔ) IDDR和ODDR

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Azukar-FPGA開(kāi)源FPGA教育開(kāi)發(fā)板介紹

    初學(xué) FPGA 數(shù)字設(shè)計(jì)總遇坎?商用開(kāi)發(fā)板綁定專有工具鏈,學(xué)習(xí)成果無(wú)法跨項(xiàng)目復(fù)用;元件封裝稀有難焊接,新手手動(dòng)裝配頻頻失敗;設(shè)計(jì)文件不公開(kāi),想復(fù)刻改造卻無(wú)據(jù)可依;開(kāi)發(fā)板架構(gòu)固定,適配不了實(shí)驗(yàn)室多樣的實(shí)訓(xùn)需求?
    的頭像 發(fā)表于 03-11 11:22 ?578次閱讀
    Azukar-<b class='flag-5'>FPGA</b>開(kāi)源<b class='flag-5'>FPGA</b>教育開(kāi)發(fā)板<b class='flag-5'>介紹</b>

    關(guān)于MT6901的直線DEMO介紹

    關(guān)于MT6901的直線DEMO介紹
    的頭像 發(fā)表于 01-30 10:54 ?713次閱讀
    <b class='flag-5'>關(guān)于</b>MT6901的直線DEMO<b class='flag-5'>介紹</b>

    關(guān)于NFC鎳鋅鐵氧體片的介紹

    關(guān)于NFC鎳鋅鐵氧體片的介紹
    的頭像 發(fā)表于 12-04 10:52 ?530次閱讀
    <b class='flag-5'>關(guān)于</b>NFC鎳鋅鐵氧體片的<b class='flag-5'>介紹</b>

    瑞蘇盈科:FPGA領(lǐng)域的創(chuàng)新者,以技術(shù)實(shí)力賦能FPGA設(shè)計(jì)服務(wù)和解決方案

    我們今天,小編向大家詳細(xì)的介紹一下——瑞蘇盈科,一個(gè)FPGA界的寶藏選手,您想了解的全在這里了!
    的頭像 發(fā)表于 11-21 08:32 ?557次閱讀
    瑞蘇盈科:<b class='flag-5'>FPGA</b>領(lǐng)域的創(chuàng)新者,以技術(shù)實(shí)力賦能<b class='flag-5'>FPGA</b>設(shè)計(jì)服務(wù)和解決方案

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢(shì)和應(yīng)用場(chǎng)景,以及如何在不同需求下選擇合適的協(xié)議。
    的頭像 發(fā)表于 11-14 15:02 ?2757次閱讀
    Xilinx <b class='flag-5'>FPGA</b>串行通信協(xié)議<b class='flag-5'>介紹</b>

    關(guān)于系統(tǒng)鏈接腳本的介紹

    一、隊(duì)伍介紹 本篇為蜂鳥(niǎo)E203系列分享第四篇,本篇介紹的內(nèi)容是系統(tǒng)鏈接腳本。 二、如何實(shí)現(xiàn)不同的下載模式? 實(shí)現(xiàn)三種不同的程序運(yùn)行方式,可通過(guò)makefile的命令行指定不同的鏈接腳本,從而實(shí)現(xiàn)
    發(fā)表于 10-30 08:26

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫(xiě)入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫(xiě)測(cè)試,包括設(shè)計(jì)SRAM接口模塊
    的頭像 發(fā)表于 10-22 17:21 ?4535次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    基于FPGA開(kāi)發(fā)板TSP的串口通信設(shè)計(jì)

    本文詳細(xì)介紹基于Terasic FPGA開(kāi)發(fā)板TSP(又名C5P和OSK)和其板載CP2102N USB-UART橋接芯片的串口通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)。系統(tǒng)采用Verilog HDL編寫(xiě)UART收發(fā)控制器,通過(guò)CP2102N實(shí)現(xiàn)FPGA
    的頭像 發(fā)表于 10-15 11:05 ?4765次閱讀
    基于<b class='flag-5'>FPGA</b>開(kāi)發(fā)板TSP的串口通信設(shè)計(jì)

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (中)

    在上篇中,我們介紹FPGA的前面兩個(gè)特點(diǎn):硬件可編程、并行與實(shí)時(shí),也列舉了這兩個(gè)特點(diǎn)帶來(lái)的諸多機(jī)會(huì)。在本文中,我們將繼續(xù)介紹另外兩個(gè)特點(diǎn),以集齊FPGA的四大特點(diǎn)和生存機(jī)會(huì)。
    的頭像 發(fā)表于 08-08 09:36 ?1170次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會(huì)掉隊(duì)嗎? (中)

    西門子桌面級(jí)原型驗(yàn)證系統(tǒng)Veloce proFPGA介紹

    Veloce proFPGA 平臺(tái)提供三類主板:Uno、Duo 和 Quad。這些主板支持輕松插入和混用不同類型的現(xiàn)場(chǎng)可編程門陣列 (FPGA) 模塊以及外圍存儲(chǔ)器和協(xié)議接口板。作為使用案例的一個(gè)例
    的頭像 發(fā)表于 06-30 13:53 ?1963次閱讀

    同步電機(jī)失步淺析

    純分享帖,需要者可點(diǎn)擊附件免費(fèi)獲取完整資料~~~*附件:同步電機(jī)失步淺析.pdf【免責(zé)聲明】本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問(wèn)題,請(qǐng)第一時(shí)間告知,刪除內(nèi)容!
    發(fā)表于 06-20 17:42

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3383次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡(jiǎn)介

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1717次閱讀

    Altera Agilex 3 FPGA和SoC產(chǎn)品介紹

    Altera 的 Agilex 3 FPGA 和 SoC 可在不影響性能的前提下顯著提高成本效益。其通過(guò)出色的 Hyperflex FPGA 架構(gòu)、先進(jìn)的收發(fā)器技術(shù)、更高的集成度和更強(qiáng)大的安全
    的頭像 發(fā)表于 06-03 16:40 ?1730次閱讀
    Altera Agilex 3 <b class='flag-5'>FPGA</b>和SoC產(chǎn)品<b class='flag-5'>介紹</b>

    是否有關(guān)于如何通過(guò) I2C 總線上的 uProcessor 或 FPGA 與芯片通信的文檔?

    上的 uProcessor 或 FPGA 與芯片通信的文檔? 3. 關(guān)于我們 CAN 使用哪種芯片/系列的任何建議? 我們所關(guān)心的只是警局的回讀。
    發(fā)表于 05-29 06:13
    通山县| 陕西省| 陈巴尔虎旗| 镇雄县| 贡觉县| 瑞昌市| 澳门| 旬邑县| 尼木县| 夏邑县| 常熟市| 陕西省| 青神县| 崇礼县| 南澳县| 车险| 信宜市| 阳原县| 金沙县| 肃宁县| 宁乡县| 固原市| 龙南县| 昌都县| 鸡泽县| 南昌县| 浦县| 板桥市| 浦东新区| 准格尔旗| 乐昌市| 昌吉市| 庐江县| 白水县| 乐东| 天长市| 普宁市| 南木林县| 密云县| 永定县| 枝江市|