哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

分析遙測(cè)噪聲數(shù)據(jù)無損壓縮關(guān)鍵技術(shù)實(shí)現(xiàn)

電子工程師 ? 來源:電子技術(shù)應(yīng)用 ? 作者:崔海波,梁庭,景 ? 2021-04-08 13:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

0 引言

飛行器的工作狀態(tài)參數(shù)和環(huán)境參數(shù)主要通過無線遙測(cè)和回收遙測(cè)獲得,是評(píng)定飛行器性能和分析飛行器故障的依據(jù)[1]。隨著航天技術(shù)的發(fā)展,飛行器內(nèi)部的工作參數(shù)越發(fā)復(fù)雜,遙測(cè)數(shù)據(jù)的信息量越來越大,遙測(cè)系統(tǒng)現(xiàn)有的存儲(chǔ)能力和信道帶寬已經(jīng)很難滿足如此大數(shù)據(jù)量的存儲(chǔ)、傳輸要求??紤]到技術(shù)、成本等條件的限制,一味增加信道帶寬和存儲(chǔ)器的容量是不現(xiàn)實(shí)的。目前,數(shù)據(jù)壓縮技術(shù)被廣泛應(yīng)用于遙測(cè)系統(tǒng)[2]。根據(jù)遙測(cè)數(shù)據(jù)的特點(diǎn),采用合適的算法對(duì)大數(shù)據(jù)量的遙測(cè)數(shù)據(jù)進(jìn)行編碼壓縮,不僅減輕了遙測(cè)系統(tǒng)數(shù)據(jù)存儲(chǔ)的壓力,也降低了對(duì)信道帶寬的要求,提高了通信效率。

遙測(cè)噪聲信號(hào)的頻率和幅度變化很大且無規(guī)則,信號(hào)的相關(guān)性差,為反映信號(hào)的完整特性,需要較高的采樣頻率,這樣就會(huì)產(chǎn)生很大的數(shù)據(jù)量。為有效地完成對(duì)噪聲信號(hào)的測(cè)量,這里采用ARC(算術(shù)編碼)算法對(duì)噪聲數(shù)據(jù)進(jìn)行無損壓縮,以DSP+FPGA為硬件平臺(tái)[3],充分利用FPGA高速、并行的特性和DSP在算法實(shí)現(xiàn)上的優(yōu)勢(shì),很好地實(shí)現(xiàn)了對(duì)遙測(cè)噪聲數(shù)據(jù)的實(shí)時(shí)、無損壓縮。

1 系統(tǒng)設(shè)計(jì)

系統(tǒng)整體設(shè)計(jì)框圖如圖1所示,由噪聲傳感器采集的噪聲信號(hào)經(jīng)調(diào)理電路濾波、放大后,進(jìn)行A/D轉(zhuǎn)換得到量化噪聲數(shù)據(jù);FPGA將噪聲數(shù)據(jù)寫入內(nèi)部8 KB FIFO,直到FIFO達(dá)到半滿[4],DSP才會(huì)讀取噪聲數(shù)據(jù)進(jìn)行算術(shù)編碼;編碼壓縮后的噪聲數(shù)據(jù)先是被DSP緩存至SDRAM,然后通過McBSP串口發(fā)送到FPGA,F(xiàn)PGA通過內(nèi)建的4 KB FIFO對(duì)接收的壓縮數(shù)據(jù)進(jìn)行緩沖;422通信控制模塊會(huì)接收讀數(shù)命令并在4 KB FIFO達(dá)到半滿時(shí)按照HDLC協(xié)議的要求將壓縮數(shù)據(jù)傳輸?shù)酵獠吭O(shè)備進(jìn)行存儲(chǔ)、傳輸和分析等操作。

6356652118777000007641521.gif

2 數(shù)模轉(zhuǎn)換電路設(shè)計(jì)

噪聲信號(hào)的模數(shù)轉(zhuǎn)換采用TI公司的ADS8365芯片實(shí)現(xiàn)。它是16位6通道并行A/D,最高采樣率可達(dá)250 kS/s,完全滿足對(duì)4路噪聲信號(hào)進(jìn)行27 kHz采樣的要求。

ADS8365的6個(gè)模擬輸入通道可分為3組,分別為A、B和C組[5]。每組都有一個(gè)保持信號(hào)(分別為HOLDA、HOLDB和HOLDC),用于啟動(dòng)各組的A/D轉(zhuǎn)換。6個(gè)通道可以進(jìn)行同步并行采樣和轉(zhuǎn)換。當(dāng)ADS8365的HOLDX保持20 ns的低電平后開始轉(zhuǎn)換。當(dāng)轉(zhuǎn)換結(jié)果被存入輸出寄存器后,引腳EOC的輸出將保持半個(gè)時(shí)鐘周期的低電平,以提示FPGA進(jìn)行轉(zhuǎn)換結(jié)果的接收,F(xiàn)PGA通過置RD和CS為低電平使數(shù)據(jù)通過并行輸出總線讀出。

ADS8365的數(shù)據(jù)的讀出模式有3種,分別是:直接地址讀取、FIFO讀取、循環(huán)讀取,是由地址/模式信號(hào)A0、A1和A2來選擇的[6]。本系統(tǒng)FPGA將數(shù)據(jù)讀出配置為FIFO讀取模式。A/D轉(zhuǎn)換電路如圖2所示。

6356652121632900003651591.gif

3 FPGA與DSP通信設(shè)計(jì)

FPGA控制ADS8365完成對(duì)4路噪聲信號(hào)的A/D轉(zhuǎn)換,各路量化數(shù)據(jù)加入通道標(biāo)志后依次寫入FPGA內(nèi)部FIFO。當(dāng)FIFO達(dá)到半滿后,通知DSP讀取2 048 B數(shù)據(jù)進(jìn)行編碼,編碼時(shí)間最長(zhǎng)為40 ms,平均20 ms。DSP在編碼過程中不能與FPGA進(jìn)行數(shù)據(jù)通信,F(xiàn)PGA要對(duì)由A/D產(chǎn)生的量化數(shù)據(jù)進(jìn)行緩存。按最長(zhǎng)耗時(shí)40 ms計(jì)算,每路27 kHz的采樣率會(huì)產(chǎn)生為4.32 K個(gè)采樣點(diǎn)。采用16位FIFO,則FIFO的深度應(yīng)大于4 320,這里為增加可靠性,設(shè)計(jì)FIFO深度為8 192。

FPGA內(nèi)部FIFO由Block RAM構(gòu)建,其與DSP EMIF接口的連接如圖3所示。

6356652125838000009424541.gif

噪聲數(shù)據(jù)經(jīng)DSP壓縮后可以通過并行EMIF總線傳輸至FPGA。但為降低數(shù)據(jù)傳輸誤碼率,提高系統(tǒng)穩(wěn)定性,本設(shè)計(jì)采用DSP的McBSP0串口將壓縮后的數(shù)據(jù)以串行數(shù)據(jù)流的方式傳送至FPGA。McBSP0傳輸單元的大小設(shè)置為48 bit,包括4 bit起始位、32位數(shù)據(jù)位和12 bit停止位。FPGA將串行接收的壓縮數(shù)據(jù)轉(zhuǎn)換成8 bit并行數(shù)據(jù)并將其寫入到內(nèi)部4 KB FIFO中。FPGA通過422接口與外部設(shè)備通信,在接收到讀數(shù)命令后判斷4 KB FIFO是否達(dá)到半滿。如果FIFO達(dá)到半滿,就讀取FIFO中的數(shù)據(jù),并進(jìn)行HDLC協(xié)議編碼和幀格式編碼后發(fā)送出去;否則采用填充幀技術(shù),將預(yù)先定義好的一組固定幀結(jié)構(gòu)數(shù)據(jù)發(fā)送給外部設(shè)備。

4 DSP程序設(shè)計(jì)

基于C語言的各種常見壓縮算法的開發(fā)都已很成熟,ARC算法的源程序也容易調(diào)研,算法的具體實(shí)現(xiàn)過程在此不再贅述。本設(shè)計(jì)將ARC源程序移植到DSP中實(shí)現(xiàn)算法的壓縮功能,DSP上電啟動(dòng)或者復(fù)位后,從 Flash中加載程序,進(jìn)入主函數(shù)main()完成外部FIFO數(shù)據(jù)讀入、啟動(dòng)ARC壓縮,讀寫SDRAM和數(shù)據(jù)輸出等工作工作。程序流程如圖4所示。

6356652128442700003915691.gif

當(dāng)DSP檢測(cè)到外部8 KB FIFO半滿信號(hào)后會(huì)讀取2 048 B噪聲數(shù)據(jù)到內(nèi)部4個(gè)緩存中,由于4路噪聲信號(hào)采樣時(shí)僅相差一個(gè)采樣點(diǎn),故各路噪聲數(shù)據(jù)相差一個(gè)字節(jié)。DSP內(nèi)4路噪聲數(shù)據(jù)對(duì)應(yīng)的緩存幾乎同時(shí)達(dá)到2 048 B, DSP需要同時(shí)對(duì)4路噪聲數(shù)據(jù)進(jìn)行編碼,這會(huì)使DSP長(zhǎng)時(shí)間處于繁忙狀態(tài)而不能進(jìn)行采樣數(shù)據(jù)的讀入和壓縮數(shù)據(jù)的輸出,容易引起FPGA內(nèi)部8 KB FIFO溢出和4 KB FIFO的讀空。

如果采用中斷方式打斷壓縮進(jìn)程、讀入量化數(shù)據(jù)和輸出壓縮數(shù)據(jù),則可能造成DSP內(nèi)數(shù)據(jù)量過大,超出DSP片內(nèi)RAM容量。這里將DSP內(nèi)的4個(gè)緩存預(yù)設(shè)初值分別設(shè)為1 536 B、1 024 B、512 B和0 B,DSP每次從FPGA內(nèi)部FIFO中讀取2 048 B數(shù)據(jù),則DSP內(nèi)每個(gè)緩存增加512 B。DAP第一次讀取FIFO,第一路噪聲數(shù)據(jù)對(duì)應(yīng)的緩存達(dá)到2 048 B,進(jìn)行編碼、輸出后,該緩存數(shù)據(jù)量變?yōu)?。

此時(shí),4路緩存中的字節(jié)數(shù)變?yōu)?、1 536、1 024和512。DSP第二次讀取FIFO后,第2路數(shù)據(jù)緩存達(dá)到2 048 B,完成對(duì)第二路噪聲數(shù)據(jù)的編碼、傳輸。如此循環(huán)執(zhí)行,實(shí)現(xiàn)每次只對(duì)一路噪聲數(shù)據(jù)進(jìn)行處理,保證了數(shù)據(jù)的連續(xù)均勻流動(dòng)。

5 測(cè)試驗(yàn)證與分析

采用測(cè)試系統(tǒng)對(duì)設(shè)計(jì)的噪聲壓縮裝置的性能進(jìn)行了驗(yàn)證,測(cè)試系統(tǒng)的測(cè)試臺(tái)向噪聲壓縮裝置提供4路信號(hào)來模擬噪聲傳感器的輸入,噪聲壓縮裝置對(duì)輸入信號(hào)完成壓縮后將數(shù)據(jù)回傳給測(cè)試臺(tái)并由測(cè)試臺(tái)將壓縮數(shù)據(jù)上傳至上位機(jī)。上位機(jī)對(duì)壓縮數(shù)據(jù)先進(jìn)行數(shù)據(jù)結(jié)構(gòu)分析,如果數(shù)據(jù)結(jié)構(gòu)正確,就按照HDLC協(xié)議將數(shù)據(jù)解碼并去除填充數(shù)據(jù)和幀標(biāo)識(shí)。之后根據(jù)ARC算法將噪聲數(shù)據(jù)解壓還原并分離得到各路噪聲原始數(shù)據(jù),上位機(jī)對(duì)各路噪聲原始數(shù)據(jù)進(jìn)行處理,還原出各路信號(hào)的原始波形。

給噪聲無損壓縮裝置的噪聲信號(hào)輸入接口輸入信號(hào),其中第1路為幅值2 V、頻率25 Hz的正弦波,第2路為幅值3 V、頻率25 Hz的正弦波,第3路為幅值2 V、頻率50 Hz的正弦波,第4路為幅值2 V、頻率25 Hz的矩形波。測(cè)試結(jié)果如圖5~圖8所示。

6356652133830300002504531.gif

6356652134685000004430630.gif

6356652135472100001430257.gif

6356652136191600008274166.gif

從測(cè)試結(jié)果可以看出,同一種信號(hào)幅值、頻率不同,它們的壓縮去除率會(huì)存在差異;幅值、頻率相同,不同種類信號(hào)的壓縮去除率也會(huì)不同。對(duì)標(biāo)準(zhǔn)信號(hào)源,該壓縮裝置的壓縮去除率接近90%。圖9為噪聲壓縮裝置對(duì)實(shí)際噪聲信號(hào)壓縮后由上位機(jī)還原得到的波形,可以看出該壓縮裝置對(duì)實(shí)際噪聲信號(hào)的壓縮去除率能達(dá)到50%以上。

6356652138709400009597039.gif

6 結(jié)論

數(shù)據(jù)壓縮技術(shù)在遙測(cè)系統(tǒng)中對(duì)包括噪聲信號(hào)在內(nèi)的速變參數(shù)的處理已經(jīng)很常見,本文設(shè)計(jì)的系統(tǒng)以FPGA+DSP為硬件核心,其中,F(xiàn)PGA主要完成對(duì)模/數(shù)轉(zhuǎn)換和數(shù)據(jù)通信的控制,噪聲數(shù)據(jù)的編碼無損壓縮則是在DSP中實(shí)現(xiàn)的。同時(shí),采用不同信號(hào)對(duì)設(shè)計(jì)的噪聲壓縮裝置進(jìn)行了測(cè)試,得到了理想的效果。本文提出的設(shè)計(jì)思路對(duì)其他類型數(shù)據(jù)的壓縮也有一定的借鑒意義。

參考文獻(xiàn)

[1] 謝紅衛(wèi),張明.航天測(cè)控系統(tǒng)[M].長(zhǎng)沙:國(guó)防科技大學(xué)出版社,2000.

[2] 劉文怡.遙測(cè)速變數(shù)據(jù)無損壓縮時(shí)空性能優(yōu)化設(shè)計(jì)與應(yīng)用[D].太原:中北大學(xué),2009.

[3] 冷佳鵬,劉文怡.一種遙測(cè)數(shù)據(jù)實(shí)時(shí)壓縮系統(tǒng)[J].電子技術(shù)應(yīng)用,2013,39(4):72-74.

[4] 孟楠,楊巖飛,劉文怡.遙測(cè)速變數(shù)據(jù)實(shí)時(shí)無損壓縮技術(shù)研究[J].科學(xué)技術(shù)與工程,2013,13(33):9983-9986.

[5] 張峰,趙慧昌,石現(xiàn)峰.便攜式多通道振動(dòng)信號(hào)分析儀數(shù)采模塊設(shè)計(jì)[J].自動(dòng)化與儀表,2014(1):15-18.

[6] 康偉,路秀芬,詹哲軍.基于ADS8365的高速同步數(shù)據(jù)采集系統(tǒng)[J].電腦開發(fā)與應(yīng)用,2009,22(4):48-51.

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2577

    文章

    55436

    瀏覽量

    793600
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638817
  • 噪聲
    +關(guān)注

    關(guān)注

    13

    文章

    1162

    瀏覽量

    49419
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FEC前向糾錯(cuò)技術(shù):讓無線傳輸“自我修復(fù)”的通信衛(wèi)士

    實(shí)現(xiàn)64位(8字節(jié))糾錯(cuò),兼顧性能與成本。 3. 抗干擾提升,傳輸更穩(wěn) 在無線通信等易受干擾的環(huán)境中,F(xiàn)EC能有效抵抗信號(hào)衰落、噪聲和多徑干擾,顯著降低誤碼率,提升鏈路穩(wěn)定性。 三、關(guān)鍵技術(shù)詞解說
    發(fā)表于 04-09 10:10

    FEC前向糾錯(cuò)技術(shù):讓無線傳輸“自我修復(fù)”的通信衛(wèi)士

    通信或?qū)崟r(shí)傳輸場(chǎng)景,無需請(qǐng)求重傳即可保障數(shù)據(jù)的完整性與可靠性,是提升無線通信、廣播及存儲(chǔ)系統(tǒng)穩(wěn)定性的關(guān)鍵技術(shù)之一。二、三大核心特點(diǎn)1. 自主糾錯(cuò),無需重傳接收端可基于冗余信息直接修復(fù)傳輸中的錯(cuò)誤比特
    發(fā)表于 03-27 15:51

    高通深入剖析Wi-Fi 8的獨(dú)特關(guān)鍵技術(shù)

    挑戰(zhàn)時(shí)所具備的獨(dú)特關(guān)鍵技術(shù),并探討這些創(chuàng)新如何在重要場(chǎng)景中轉(zhuǎn)化為切實(shí)效益:企業(yè)與工業(yè)場(chǎng)景、智能家居和公共場(chǎng)所——在這些場(chǎng)景中,無縫、智能的連接正變得越發(fā)關(guān)鍵
    的頭像 發(fā)表于 01-29 16:41 ?1303次閱讀

    微電網(wǎng)保護(hù)的關(guān)鍵技術(shù)有哪些?

    電網(wǎng)的運(yùn)行特性。近年來,隨著電力電子技術(shù)、通信技術(shù)、人工智能技術(shù)的深度融合,微電網(wǎng)保護(hù)技術(shù)體系不斷革新,形成了一系列針對(duì)性的關(guān)鍵技術(shù),為微電
    的頭像 發(fā)表于 01-23 10:31 ?413次閱讀
    微電網(wǎng)保護(hù)的<b class='flag-5'>關(guān)鍵技術(shù)</b>有哪些?

    FEC前向糾錯(cuò)技術(shù):讓無線傳輸“自我修復(fù)”的通信衛(wèi)士

    通信或?qū)崟r(shí)傳輸場(chǎng)景,無需請(qǐng)求重傳即可保障數(shù)據(jù)的完整性與可靠性,是提升無線通信、廣播及存儲(chǔ)系統(tǒng)穩(wěn)定性的關(guān)鍵技術(shù)之一。二、三大核心特點(diǎn)1. 自主糾錯(cuò),無需重傳接收端可基于冗余信息直接修復(fù)傳輸中的錯(cuò)誤比特
    發(fā)表于 01-09 14:12

    linux的壓縮和解壓操作

    進(jìn)行壓縮,然后傳輸壓縮的文件,這樣可以減少文件傳輸所需要的帶寬和時(shí)間,在網(wǎng)絡(luò)接收到文件之后再解壓,就可以得到文件了。 文件的壓縮有兩種方式:有損壓縮
    發(fā)表于 12-23 06:56

    借助CXL和壓縮技術(shù)實(shí)現(xiàn)高效數(shù)據(jù)傳輸

    AI、科學(xué)計(jì)算、海量?jī)?nèi)存處理……這些硬核工作負(fù)載正在不斷挑戰(zhàn)系統(tǒng)極限。而 FPGA 異軍突起,成為了實(shí)現(xiàn)高效數(shù)據(jù)傳輸?shù)摹?b class='flag-5'>關(guān)鍵推手”。想知道怎么在不改變整體架構(gòu)的前提下,讓帶寬和能效實(shí)現(xiàn)
    的頭像 發(fā)表于 12-19 09:43 ?503次閱讀
    借助CXL和<b class='flag-5'>壓縮</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>實(shí)現(xiàn)</b>高效<b class='flag-5'>數(shù)據(jù)</b>傳輸

    電能質(zhì)量在線監(jiān)測(cè)裝置數(shù)據(jù)壓縮對(duì)裝置性能有哪些影響?

    降至工業(yè)級(jí)可接受范圍, 不會(huì)影響核心監(jiān)測(cè)功能(如采樣精度、故障響應(yīng)) 。以下是分維度的專業(yè)解析: 一、核心性能影響維度(分裝置定位 + 壓縮類型) 1. CPU 占用:硬件加速是關(guān)鍵無損壓縮影響極小
    的頭像 發(fā)表于 12-17 10:28 ?465次閱讀
    電能質(zhì)量在線監(jiān)測(cè)裝置<b class='flag-5'>數(shù)據(jù)壓縮</b>對(duì)裝置性能有哪些影響?

    電能質(zhì)量在線監(jiān)測(cè)裝置支持哪些數(shù)據(jù)壓縮算法?

    增強(qiáng)。以下是主流算法的詳細(xì)支持情況: 一、無損壓縮算法(核心用于關(guān)鍵數(shù)據(jù)) 算法名稱 核心原理 適用數(shù)據(jù)類型 壓縮比 裝置支持情況 DEFL
    的頭像 發(fā)表于 12-12 14:08 ?635次閱讀
    電能質(zhì)量在線監(jiān)測(cè)裝置支持哪些<b class='flag-5'>數(shù)據(jù)壓縮</b>算法?

    基于CW32 MCU的I2C接口優(yōu)化穩(wěn)定讀寫EEPROM關(guān)鍵技術(shù)

    CW32 MCU優(yōu)化I2C接口,確保在與EEPROM芯片通信時(shí)的穩(wěn)定性。內(nèi)容涵蓋以下幾個(gè)關(guān)鍵技術(shù)點(diǎn): I2C時(shí)序與頻率調(diào)整:介紹如何根據(jù)EEPROM的特性,合理設(shè)置I2C時(shí)鐘頻率和時(shí)序參數(shù),避免因過高或
    發(fā)表于 12-03 07:29

    實(shí)現(xiàn)OCXO超低相位噪聲關(guān)鍵技術(shù)

    恒溫晶體振蕩器(OCXO)在精密計(jì)時(shí)領(lǐng)域具有不可替代的地位,其卓越性能源于對(duì)相位噪聲的系統(tǒng)性控制。要達(dá)成這一目標(biāo),需要從材料選擇、電路設(shè)計(jì)到環(huán)境控制的全方位優(yōu)化。以下是實(shí)現(xiàn)超低相位噪聲的六個(gè)關(guān)
    的頭像 發(fā)表于 11-21 11:24 ?538次閱讀
    <b class='flag-5'>實(shí)現(xiàn)</b>OCXO超低相位<b class='flag-5'>噪聲</b>的<b class='flag-5'>關(guān)鍵技術(shù)</b>

    噪聲測(cè)量的關(guān)鍵技術(shù)方法與精度控制策略

    本文闡述了高速電路與低功耗系統(tǒng)中噪聲測(cè)量的關(guān)鍵技術(shù),包括設(shè)備選型、環(huán)境優(yōu)化及參數(shù)設(shè)置,強(qiáng)調(diào)精度控制與干擾抑制。
    的頭像 發(fā)表于 10-30 14:10 ?641次閱讀

    設(shè)備互聯(lián)的關(guān)鍵技術(shù)有哪些

    物聯(lián)網(wǎng)中設(shè)備互聯(lián)的關(guān)鍵技術(shù)涵蓋感知、傳輸、處理、安全及協(xié)同管理等多個(gè)層級(jí),這些技術(shù)共同支撐設(shè)備從數(shù)據(jù)采集到智能協(xié)作的全流程,具體可分為以下核心模塊: 一、感知層:設(shè)備互聯(lián)的數(shù)據(jù)源頭 傳
    的頭像 發(fā)表于 08-22 14:41 ?948次閱讀

    雙電機(jī)驅(qū)動(dòng)系統(tǒng)消隙技術(shù)分析

    摘要: 雙電機(jī)驅(qū)動(dòng)系統(tǒng)是電力系統(tǒng)中重要的電機(jī)系統(tǒng),雙電機(jī)驅(qū)動(dòng)的消隙技術(shù)是雙電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵技術(shù),雙電機(jī)驅(qū)動(dòng)系統(tǒng)能否實(shí)現(xiàn)正常運(yùn)行關(guān)鍵在于消隙技術(shù)
    發(fā)表于 06-19 11:01

    電機(jī)系統(tǒng)節(jié)能關(guān)鍵技術(shù)及展望

    節(jié)約能源既是我國(guó)經(jīng)濟(jì)和社會(huì)發(fā)展的一項(xiàng)長(zhǎng)遠(yuǎn)戰(zhàn)略和基本國(guó)策,也是當(dāng)前的緊迫任務(wù)。論文在深入分析國(guó)內(nèi)外電機(jī)系統(tǒng)節(jié)能現(xiàn)狀和介紹先進(jìn)的節(jié)能關(guān)鍵技術(shù)的基礎(chǔ)上,指出了現(xiàn)階段我國(guó)在電機(jī)系統(tǒng)節(jié)能方面存在的問題,并結(jié)合
    發(fā)表于 04-30 00:43
    房山区| 潼南县| 阳江市| 大理市| 水富县| 樟树市| 富源县| 贵州省| 淅川县| 泉州市| 永济市| 容城县| 乐昌市| 保定市| 兴仁县| 肥东县| 湟中县| 河北区| 武汉市| 健康| 罗平县| 法库县| 陆河县| 新疆| 桃江县| 竹北市| 绩溪县| 兴业县| 长泰县| 克东县| 石棉县| 武穴市| 远安县| 土默特右旗| 图们市| 江北区| 托里县| 济南市| 兴业县| 德江县| 阿坝县|