哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

HLS IP核AXI Stream接口問題匯總

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1. 接口約束類型

2. Tready或Tvalid不連續(xù)問題

修改代碼,使綜合后的啟動時間間隔為1;

3. 兩個HLS IP核不能之間數(shù)據(jù)流對接不上

3.1 問題描述

前提:各個IP核的初始化和配置過程確認(rèn)正確。

單獨添加一個自定義HLS IP核,IP核的master axistream端口的輸入Tready全部置1,上板測試后,DEMOSAIC_1_CORE_0的輸出總線上是有正常的數(shù)據(jù)數(shù)據(jù)流,如圖2所示:

HLS IP核AXI Stream接口問題匯總

圖1 添加HLS DEMOSAIC1 IP核電路連接

HLS IP核AXI Stream接口問題匯總

圖2 添加HLS DEMOSAIC1 IP核板級波形

在上述平臺上接入自定義HLS IP核DEMOSAIC_2_CORE,DEMOSAIC_2_CORE的MASTER端口Tready輸入全部拉高,以便有效數(shù)據(jù)可以一直輸出,硬件電路如下:

HLS IP核AXI Stream接口問題匯總

圖3 添加HLS DEMOSAIC2 IP核電路連接

HLS IP核AXI Stream接口問題匯總

圖4 添加HLS DEMOSAIC2 IP核板級波形

3.2 解決方法

UG902 214頁,增加RTL FIFO深度,對輸出的hls::Stream類型的數(shù)據(jù)進(jìn)行約束,約束成Stream類型FIFO的深度選擇合適。具體為什么要這樣操作,本人目前還未找到原因,有想法的歡迎留言!!!

4. AXIStream與Video類型接口之間的轉(zhuǎn)換

4.1 問題描述

兩個AXIStream接口類型的IP核之間有時候需要加入一個Video(具有HS\VS)接口的IP核,這就需要將AXIStream類型的數(shù)據(jù)轉(zhuǎn)換為Video類型,通過Video接口的IP核之后,又要將Video接口轉(zhuǎn)換為AXIStream,以下是其中一種解決方案。

4.2 解決方案

Video格式的視頻流時鐘與PCLK相同;

AXIStream類型的數(shù)據(jù)流時鐘大于PCLK;

AXIStream to Video IP核選擇異步模式,F(xiàn)IFO的深度為8192;

Video to AXIStream IP核選擇異步模式,F(xiàn)IFO的深度為8192;

VTC的FULL FRAME的W和H要配置、ACTIVE的W和H要和輸入Video的格式相同,否則AXIStream to Video IP無法鎖定。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9595

    瀏覽量

    157600
  • 配置
    +關(guān)注

    關(guān)注

    1

    文章

    194

    瀏覽量

    19504
  • HLS
    HLS
    +關(guān)注

    關(guān)注

    1

    文章

    135

    瀏覽量

    25972
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    HLS設(shè)計中的BRAM使用優(yōu)勢

    HLS設(shè)計的IP可以直接使用BRAM,但Block Memory Generator和AXI BRAM Controller仍然在FPGA設(shè)計中發(fā)揮著重要作用。
    的頭像 發(fā)表于 01-28 14:36 ?399次閱讀

    RDMA設(shè)計6:IP架構(gòu)2

    擴(kuò)展的通用 IP ,在 RoCE v2 高速數(shù)據(jù)傳輸系統(tǒng)擔(dān)任網(wǎng)絡(luò)物理層的角色。其提供一組主 AXI-Stream 接口和一組從 AXI-Strea
    發(fā)表于 11-26 10:24

    基于AXI DMA IP的DDR數(shù)據(jù)存儲與PS端讀取

    添加Zynq Processing System IP,配置DDR控制器和時鐘。7000系列的Zynq可以參考正點原子DMA回環(huán)測試設(shè)置。
    的頭像 發(fā)表于 11-24 09:25 ?3540次閱讀
    基于<b class='flag-5'>AXI</b> DMA <b class='flag-5'>IP</b><b class='flag-5'>核</b>的DDR數(shù)據(jù)存儲與PS端讀取

    使用AXI4接口IP進(jìn)行DDR讀寫測試

    本章的實驗任務(wù)是在 PL 端自定義一個 AXI4 接口IP ,通過 AXI_HP 接口
    的頭像 發(fā)表于 11-24 09:19 ?3914次閱讀
    使用<b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b><b class='flag-5'>IP</b><b class='flag-5'>核</b>進(jìn)行DDR讀寫測試

    Xilinx高性能NVMe Host控制器IP+PCIe 3.0軟控制器IP,純邏輯實現(xiàn),AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和4.0

    )讀寫、DMA讀寫和數(shù)據(jù)擦除功能,提供用戶一個簡單高效的接口實現(xiàn)高性能存儲解決方案。NVMe AXI4 Host Controller IP讀寫的順序傳輸長度是RTL運行時動態(tài)可配置的,最小
    發(fā)表于 11-14 22:40

    如果想運用蜂鳥E203給的一個AXI接口,只需要自己寫一個AXI協(xié)議的從機(jī)就行嗎,蜂鳥的cpu需要改動什么嗎?

    請問大佬們,如果想運用蜂鳥E203給的一個AXI接口,只需要自己寫一個AXI協(xié)議的從機(jī)就行嗎,蜂鳥的cpu需要改動什么嗎?
    發(fā)表于 11-11 06:13

    將e203 例化AXI總線接口

    將系統(tǒng)外設(shè)總線內(nèi)部axi接口引出給gpio,注意vivado中g(shù)pio地址分配應(yīng)保證移植 Debug: 通過Xil_Out32函數(shù)給gpio的地址寫1或者0,注意這里地址是gpio地址也就是中給
    發(fā)表于 10-29 06:08

    VDMA IP簡介

    VDMA端口信號 S_AXI_LITE:PS端可以通過AXI_LITE協(xié)議對IP進(jìn)行控制; S_AXIS_S2MM:視頻流(AXI
    發(fā)表于 10-28 06:14

    RDMA簡介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:AXI4、AXI4-Lite 和 A
    的頭像 發(fā)表于 06-24 23:22 ?762次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    RDMA簡介8之AXI 總線協(xié)議分析1

    ,分別為:AXI4、AXI4-Lite 和 AXI4-Stream接口。其中 AXI4 也稱為 AXI
    發(fā)表于 06-24 18:00

    VIVADO自帶Turbo譯碼器IP怎么用?

    turbo譯碼器IP,控制接口配置了flush、standard、size,輸入接口送的是編碼后量化的數(shù)據(jù),因為編碼輸出的是1bit(0或1),量化為5位有符號數(shù),小數(shù)部分配0,對應(yīng)
    發(fā)表于 06-23 17:39

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后
    的頭像 發(fā)表于 06-13 09:50 ?2226次閱讀
    如何使用AMD Vitis <b class='flag-5'>HLS</b>創(chuàng)建<b class='flag-5'>HLS</b> <b class='flag-5'>IP</b>

    NVMe IPAXI4總線分析

    廣泛應(yīng)用 。隨著時間的推移,AXI4的影響不斷擴(kuò)大。目前,由Xilinx提供的大部分IP接口都支持AXI4總線,使得系統(tǒng)中不同模塊之間的互連更加高效。這也讓基于這些
    發(fā)表于 06-02 23:05

    NVMe協(xié)議簡介之AXI總線

    向高速數(shù)據(jù)流傳輸?shù)?b class='flag-5'>AXI4-Stream接口。如表1所示展示了三種類型接口的主要特點對比。 表1 三種類型AXI4接口對比
    發(fā)表于 05-17 10:27

    NVMe控制器IP設(shè)計之接口轉(zhuǎn)換

    這是NVMe控制器IP設(shè)計系列博客之一,其他的見本博客或csdn搜用戶名:tiantianuser。相關(guān)視頻見B站用戶名:專注與守望。 接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自
    發(fā)表于 05-10 14:33
    女性| 繁昌县| 上饶市| 温州市| 乾安县| 西吉县| 金堂县| 余江县| 山西省| 瑞丽市| 万安县| 肃南| 靖西县| 镇赉县| 墨脱县| 巴东县| 怀仁县| 海丰县| 大宁县| 乐业县| 河津市| 江陵县| 孟连| 孟津县| 裕民县| 乐平市| 正宁县| 铁力市| 奉节县| 军事| 沭阳县| 丽江市| 霍州市| 河源市| 南投县| 海伦市| 监利县| 华蓥市| 都兰县| 新宾| 达拉特旗|