哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA數(shù)據(jù)配置模式解析

FPGA設計論壇 ? 來源:未知 ? 2022-11-21 21:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片設計工程師根據(jù)功能,完成RTL設計,添加各種約束,完成綜合、Place & Route等一系列工作之后,還需要一些配置數(shù)據(jù),完成寄存器初始化等內容,才能開始工作。

今天我們一起來聊一聊FPGA的配置數(shù)據(jù)模式。

FPGA配置方式

根據(jù)FPGA配置過程控制者的不同,我們將配置方式主要分為三類:

FPGA控制配置過程第一種最常見的模式是,從片外FLASH中加載配置所需的比特流,F(xiàn)PGA內部產(chǎn)生時鐘,整個過程有FPGA自主控制。FPGA 上電以后,將配置數(shù)據(jù)從FLASH中,讀入到SRAM中,實現(xiàn)內部結構映射。

優(yōu)點:不需要借助其他模塊或者終端,自己控制整個過程。

缺點:一般只能從FLASH(掉電不會丟失數(shù)據(jù))或者其他片外非易失性存儲器中,加載配置,配置方式有限。

處理器控制器控制配置過程第二種模式是,通過借助處理器、控制器或者其他終端,完成配置過程。FPGA 作為從設備,微處理器或者控制電路提供配置所需的時序,實現(xiàn)配置數(shù)據(jù)的下載。

優(yōu)點:配置方式靈活??梢詫⑴渲脭?shù)據(jù)放置在FLASH、硬盤燈存儲介質中,通過其他終端完成整個配置過程。

缺點:需要借助其他終端設備。

通過JTAG配置第三種模式,通過JTAG完成配置。一般情況下,是通過JTAG進行調試,將比特流文件下載到FGPA中。需要注意的是,這種模式下,如果出現(xiàn)斷電,則配置失效。

此外有的FPGA還可以通過網(wǎng)絡進行配置,在實際工作中,接觸較少,所以不再贅述。

單片F(xiàn)PGA多片F(xiàn)PGA配置

單片F(xiàn)PGA和多片F(xiàn)PGA的配置過程類似,但還是有些不同,下面我們分開來描述一下,在FPGA控制配置過程這種模式下面,兩者的異同。

單片F(xiàn)PGA配置FPGA 的CCLK 管腳,提供工作時鐘給PROM ,PROM 在CCLK 的上升沿,將數(shù)據(jù)從D0 管腳送到FPGA 的DIN 管腳,這種方式是最簡單也是最常用的一種配置方式。在這種方式下,有兩點非常重要:

電源適配性。從上面描述可以看出,整個過程需要FPGA和PROM之間進行通信,所以兩者的接口電平必須一致,即FPGA管腳電壓和PROM的輸入電壓相等。JTAG鏈的完整性。保證JTAG 連接器、FPGA、PROM 的TMS、TCK 連在一起,保證從JTAG 連接器TDI 到其TDO 之間閉合回路。多片F(xiàn)PGA配置配置過程單片和多片過程相似,但是多片F(xiàn)PGA 配置時,需要區(qū)分主設備從設備,且需要選擇不同的配置模式。

1029319a-69a2-11ed-8abf-dac502259ad0.jpg

小結

在實際工作中,工程師根據(jù)具體的工作需要,選擇相應的配置方式。

1037b440-69a2-11ed-8abf-dac502259ad0.jpg

精彩推薦 至芯科技12年不忘初心、再度起航11月12日北京中心FPGA工程師就業(yè)班開課、線上線下多維教學、歡迎咨詢! SPI總線的特點、工作方式及常見錯誤解答 如何提高FPGA的工作頻率掃碼加微信邀請您加入FPGA學習交流群

104ee5d4-69a2-11ed-8abf-dac502259ad0.jpg107302e8-69a2-11ed-8abf-dac502259ad0.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


原文標題:FPGA數(shù)據(jù)配置模式解析

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1663

    文章

    22491

    瀏覽量

    638817

原文標題:FPGA數(shù)據(jù)配置模式解析

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:特性、參數(shù)與應用

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:特性、參數(shù)與應用 在當今的電子設計領域,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(SoC)
    的頭像 發(fā)表于 04-07 16:45 ?115次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應用考量

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、規(guī)格與應用考量 在當今電子設計領域,FPGA(現(xiàn)場可編程門陣列)和SoC
    的頭像 發(fā)表于 04-07 12:05 ?155次閱讀

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應用

    深入解析IGLOO2 FPGA與SmartFusion2 SoC FPGA:性能、特性與應用 在當今電子科技飛速發(fā)展的時代,現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(SoC)
    的頭像 發(fā)表于 04-07 11:55 ?178次閱讀

    深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應用

    深入解析IGLOO2 FPGA和SmartFusion2 SoC FPGA:特性、參數(shù)與應用 在當今電子技術飛速發(fā)展的時代,FPGA(現(xiàn)場可編程門陣列)和SoC
    的頭像 發(fā)表于 04-07 11:55 ?182次閱讀

    賽靈思FPGA電源解決方案全解析

    賽靈思FPGA電源解決方案全解析 在當今的電子設計領域,現(xiàn)場可編程門陣列(FPGA)憑借其出色的設計靈活性和較低的工程成本,在眾多應用和終端市場中占據(jù)了重要地位。然而,FPGA的電源設
    的頭像 發(fā)表于 04-02 15:45 ?157次閱讀

    Atmel AT17LVxxxA FPGA配置EEPROM:特性、應用與技術解析

    Atmel AT17LVxxxA FPGA配置EEPROM:特性、應用與技術解析FPGA(現(xiàn)場可編程門陣列)的應用中,配置存儲器是至關重
    的頭像 發(fā)表于 03-29 17:05 ?909次閱讀

    英特爾Arria V系列FPGA器件全面解析:特性、性能與應用考量

    系列FPGA以其卓越的性能和豐富的特性,在通信、工業(yè)控制、數(shù)據(jù)中心等多個領域得到廣泛應用。本文將深入剖析Arria V GX、GT、SX、ST以及GZ系列器件的關鍵特性、性能指標和配置要求,為電子工程師在設計過程中提供全面的參考
    的頭像 發(fā)表于 03-29 13:05 ?171次閱讀

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應用與設計要點

    探索Atmel AT17LV系列FPGA配置EEPROM:特性、應用與設計要點 在FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)的應用領域中,配置
    的頭像 發(fā)表于 03-24 17:40 ?539次閱讀

    Atmel AT17LV系列FPGA配置EEPROM的全面解析

    Atmel AT17LV系列FPGA配置EEPROM的全面解析FPGA設計領域,配置存儲器的選擇至關重要。Atmel的AT17LV系列
    的頭像 發(fā)表于 02-27 16:15 ?334次閱讀

    掌握 LuatIO:GPIO 復用模式初始化配置全流程解析

    在使用 LuatIO 進行嵌入式應用開發(fā)時,合理配置 GPIO 的復用功能是實現(xiàn)外設控制的前提。本文全面解析 GPIO 引腳由普通 IO 轉換為復用功能引腳的初始化流程,包括時鐘使能、模式選擇、速度
    的頭像 發(fā)表于 01-23 15:28 ?2214次閱讀
    掌握 LuatIO:GPIO 復用<b class='flag-5'>模式</b>初始化<b class='flag-5'>配置</b>全流程<b class='flag-5'>解析</b>

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    的基礎概念和實踐方法。一、FPGA與MCU/MPU的區(qū)別MCU/MPU:順序執(zhí)行程序,CPU負責所有邏輯FPGA:可編程邏輯陣列,邏輯電路可按需求重新配置,實現(xiàn)并
    的頭像 發(fā)表于 01-19 09:05 ?680次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL 編程基礎<b class='flag-5'>解析</b>!

    Air8000 BLE外圍模式解析數(shù)據(jù)收發(fā)實戰(zhàn)指南!

    Air8000的BLE外圍設備模式(peripheral)是實現(xiàn)低功耗藍牙通信的關鍵功能,它既能主動向中心設備發(fā)送通知數(shù)據(jù),也能接收中心設備傳回的信息。本文將通過具體示例,詳細拆解這一模式的操作流程
    的頭像 發(fā)表于 11-24 14:26 ?2092次閱讀
    Air8000 BLE外圍<b class='flag-5'>模式</b>全<b class='flag-5'>解析</b>:<b class='flag-5'>數(shù)據(jù)</b>收發(fā)實戰(zhàn)指南!

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的一些事項,比如fl
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解xilinx 7系列<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>技巧

    AMD FPGA異步模式與同步模式的對比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1757次閱讀

    CY7C68013A客戶配置成slavefifo模式,FPGA發(fā)送數(shù)據(jù)到PC則會丟包或者收到的數(shù)據(jù)對不上,什么原因?

    我們這邊有個客戶使用CY7C68013A,客戶配置成slavefifo模式,PC端發(fā)送數(shù)據(jù)FPGA數(shù)據(jù)正常,
    發(fā)表于 05-30 08:21
    东阿县| 红河县| 元谋县| 阿坝| 祁连县| 化州市| 沈阳市| 拉萨市| 永仁县| 石台县| 五家渠市| 彭山县| 台州市| 泾源县| 鹰潭市| 靖远县| 上高县| 平利县| 逊克县| 花垣县| 金昌市| 巴彦淖尔市| 灵丘县| 鄢陵县| 康定县| 汾阳市| 平湖市| 麟游县| 江城| 绥化市| 星子县| 灵川县| 鄯善县| 太原市| 连江县| 汶上县| 河南省| 新化县| 赤壁市| 邵阳县| 聊城市|