因近期芯片價格太高,配套CRD500開發(fā)板售完后暫未生產(chǎn),現(xiàn)階段無法購買該開發(fā)板。后續(xù)根據(jù)芯片供貨情況再安排開發(fā)板生產(chǎn)。需選購開發(fā)板的朋友請關(guān)注該公眾號及米恩工作室的淘寶官網(wǎng)。
1 運行平臺 硬件:CRD500數(shù)字信號處理板 系統(tǒng):win7/64(推薦);win7/32;win10/64 軟件:Quartus13.1/ModelSimSE 10.1c/Verilog HDL/Matlab2014a
2 主要功能及性能指標
2.1 主要功能
1)可產(chǎn)生ASK、FSK、PSK、單頻信號、三角波、鋸齒波、方波 2)載波頻率、調(diào)制參數(shù)等波形參數(shù)可設(shè)置 3)可通過串口設(shè)置信號參數(shù)
2.2 主要性能指標
1)系統(tǒng)時鐘:50MHz
2)串口協(xié)議:9600bps波特率、1位起始位、8位數(shù)據(jù)位、1位停止位、無校驗位
3)載波頻率范圍:1MHz~4.75MHz可變,步進250kHz
4) 基帶信號碼速率范圍:100kHz~475kHz,步進25kHz
5)三角波頻率范圍: 6kHz~98kHz,共16種頻率可設(shè)置
6) 鋸齒波頻率范圍: 12kHz~195kHz,共16種頻率可設(shè)置
7)方波頻率范圍:50kHz~237.5kHz,步進12.5kHz
3 程序結(jié)構(gòu)框圖說明

信號發(fā)生器電路程序主要串口通信模塊(uart.v)、方波模塊(square.v)、鋸齒波模塊(sawtooth.v)、三角波模塊(triangle.v)、基帶數(shù)據(jù)模塊(pcm.v)和調(diào)制模塊(modulate.v)組成。
uart.v模塊完成與計算機之間的串口通信,接收串口發(fā)出的指令,并將接收到的指令回送至計算機,驗證指令傳輸?shù)恼_性。串口接收的指令送至各信號波形產(chǎn)生模塊,產(chǎn)生相應(yīng)參數(shù)的信號波形。
方波模塊(square.v)、鋸齒波模塊(sawtooth.v)、三角波模塊(triangle.v)分別根據(jù)指令參數(shù)產(chǎn)生方波、鋸齒波和三角波信號?;鶐?shù)據(jù)模塊產(chǎn)生8比特循環(huán)的基帶數(shù)據(jù)11111010,并將基帶數(shù)據(jù)送至調(diào)制模塊modulate.v。modulate.v模塊產(chǎn)生正弦波、ASK、PSK和FSK信號。波形輸出選擇控制邏輯根據(jù)串口指令輸出對應(yīng)的波形信號,經(jīng)信號處理板上的DA轉(zhuǎn)換及濾波電路后,形成模擬波形輸出。
4 資料清單
1)FPGA工程源程序(提供網(wǎng)盤鏈接)
2)開發(fā)工具(提供網(wǎng)盤鏈接):QuartusII 13.1/
ModelSimSE 10.1c/Verilog HDL/Matlab2014a/串口調(diào)試助手
安裝方法請關(guān)注B站UP主:杜勇FPGA觀看“FPGA環(huán)境安裝”合集
3)工程代碼講解視頻(杜勇老師主講,mp4格式,可在線觀看)
主要包括功能說明、FPGA代碼講解、ModelSim仿真過程、板載測試方法等完整的設(shè)計測試流程。
(試看)程序功能視頻
(試看)系統(tǒng)測試視頻 FPGA程序設(shè)計視頻及FPGA工程源程序(付費后可見)
審核編輯 :李倩
-
電路
+關(guān)注
關(guān)注
173文章
6086瀏覽量
178815 -
模塊
+關(guān)注
關(guān)注
7文章
2848瀏覽量
53432 -
信號發(fā)生器
+關(guān)注
關(guān)注
28文章
1725瀏覽量
113651
原文標題:信號發(fā)生器電路(Quartus/Verilog/CRD500)
文章出處:【微信號:杜勇FPGA,微信公眾號:杜勇FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
函數(shù)信號發(fā)生器和任意波形信號發(fā)生器區(qū)別詳解
信號發(fā)生器的構(gòu)成和工作原理
信號發(fā)生器電路(Quartus/Verilog/CRD500)
評論