哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用FPGA器件和USB通訊實(shí)現(xiàn)高速數(shù)據(jù)傳輸顯示系統(tǒng)的設(shè)計(jì)

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-09-20 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

點(diǎn)擊上方藍(lán)字關(guān)注我們

c3a551c8-5758-11ee-939d-92fbcf53809c.png本文設(shè)計(jì)的基于FPGAUSB的高速數(shù)據(jù)傳輸、記錄系統(tǒng)不但具有體積小、功耗低、成本低、使用靈活方便、硬件電路簡單、可在線更新等特點(diǎn);而且還充分利用了微機(jī)的資源,因而易開發(fā)且擴(kuò)展性好。雷達(dá)數(shù)據(jù)形成分機(jī)具有數(shù)據(jù)量大、傳輸速率高、幀格式固定等特點(diǎn)。目前用于雷達(dá)數(shù)據(jù)傳輸?shù)囊话阌蠵CI總線和網(wǎng)卡,其中32位的PCI接口數(shù)據(jù)傳輸速率最大可以達(dá)到133Mbit/s,而目前廣泛采用的以太網(wǎng)卡的最大傳輸速率達(dá)到100Mbit/s,雖然這兩者的傳輸速度完全可以滿足要求,但是它們存在安裝繁瑣,受計(jì)算機(jī)插槽數(shù)量和地址、中斷資源限制等弱點(diǎn).USB(Universal Serial Bus)是一種通用串行總線,具有即插即用、可熱插拔,使用方便、成本低的特點(diǎn),其USB1.0能提供12Mbps的全速速率或1.5Mbps的低速速率,而USB2.0 則可以支持480Mbps的高速傳輸速率。因此,在高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)中,考慮到需要方便靈活地與計(jì)算機(jī)通信,可采用USB通訊方式來對雷達(dá)數(shù)據(jù)形成分機(jī)進(jìn)行檢測。
c3ac2ba6-5758-11ee-939d-92fbcf53809c.jpg
2 設(shè)計(jì)方案
整個(gè)系統(tǒng)主要由低電壓差分信號(LVDS)接口電路、基于FPGA的高速數(shù)據(jù)緩存、判斷數(shù)據(jù)錯(cuò)誤模塊、USB傳輸模塊和計(jì)算機(jī)組成,其系統(tǒng)結(jié)構(gòu)框圖如圖1所示。當(dāng)?shù)碗妷翰罘中盘柦涌陔娐钒呀邮盏睦走_(dá)數(shù)據(jù)形成分機(jī)數(shù)據(jù)送入FPGA緩存后,該信息便可通過USB接口進(jìn)行傳輸、記錄并在計(jì)算機(jī)上顯示。該系統(tǒng)由低電壓差分信號驅(qū)動(dòng)芯片DS90LV31(發(fā)送器)、 DS90LV32(接收器)、控制芯片XC2V500、USB控制芯片C8051F320、總線驅(qū)動(dòng)器芯片74HC244組成。
3 系統(tǒng)功能及硬件實(shí)現(xiàn)
本系統(tǒng)主要由低電壓差分信號傳輸接口、FPGA功能模塊和USB傳輸模塊三部分構(gòu)成。
3.1 低電壓差分信號傳輸接口
低電壓差分信號LVDS(Low Voltage Differential Signal)標(biāo)準(zhǔn)是一種用于高速數(shù)據(jù)傳輸?shù)奈锢韺咏涌跇?biāo)準(zhǔn)。由于電壓信號擺幅較低,而且可提供電流模式驅(qū)動(dòng)輸出,因此LVDS 技術(shù)只產(chǎn)生極低的噪音,而且功耗也極低,甚至不論頻率高低,功耗幾乎不變;此外,由于LVDS是以差分方式傳送數(shù)據(jù),因此不易受共模噪音影響。由于具有超高速(1.4Gb/s)串行傳輸、低功耗及低電磁輻射的特性,低電壓差分信號傳輸是在銅介質(zhì)上實(shí)現(xiàn)千兆位級高速通信的優(yōu)先方案,可用于服務(wù)器、可堆壘集線器、無線基站、ATM交換機(jī)及高分辨率顯示等,也可用于通信系統(tǒng)的設(shè)計(jì)。美國國家半導(dǎo)體公司的DS90LV31和DS90LV32是高性能的CMOS低功耗、低電壓差分信號驅(qū)動(dòng)器,采用3.3V供電,可支持大于400Mbps的數(shù)據(jù)率,滿足ANSI/TIA/EIA-644標(biāo)準(zhǔn)。其中DS90LV31可實(shí)現(xiàn)四路低電壓TTL信號轉(zhuǎn)低電壓差分信號,而DS90LV32則可實(shí)現(xiàn)四路低電壓差分信號轉(zhuǎn)低電壓TTL信號。
3.2 FPGA功能模塊
本設(shè)計(jì)采用Xilinx公司的FPGA Field Pro-grammable gate array,現(xiàn)場可編程門陣列 芯片XC2V500來實(shí)現(xiàn)高速數(shù)據(jù)緩存.XC2V500屬于Vir-tex-II系列,是一種高密度、高性能的FPGA.XC2V500可通過JTAG接口實(shí)現(xiàn)在線編程;它采用0.15m和0.12m混合工藝設(shè)計(jì);內(nèi)核電壓為1.5V,低功耗;可支持多種接口標(biāo)準(zhǔn);內(nèi)部時(shí)鐘頻率可達(dá)420MHz;采用專門的在系統(tǒng)可編程PROM芯片18V04進(jìn)行配置。
c3b4dab2-5758-11ee-939d-92fbcf53809c.jpg
FPGA的主要功能是高速數(shù)據(jù)緩存及判斷傳輸數(shù)據(jù)幀頭錯(cuò)誤、幀長度錯(cuò)誤,具體說明如下:
(1)高速數(shù)據(jù)緩存
雷達(dá)數(shù)據(jù)形成分機(jī)以10MHz的頻率,每秒發(fā)送2000~3000幀、每幀6400字節(jié)的數(shù)據(jù),將如此高速、大量的數(shù)據(jù)進(jìn)行準(zhǔn)確無誤的緩存是本系統(tǒng)的技術(shù)難點(diǎn)之一。本方案將數(shù)據(jù)形成分機(jī)送過來的數(shù)據(jù)先放在FPGA的異步FIFO?First In First Out 存儲(chǔ)器里,F(xiàn)IFO存儲(chǔ)器同時(shí)要有與數(shù)據(jù)形成分機(jī)及USB的接口,且兩接口操作互不干涉,以提高數(shù)據(jù)吞吐率。根據(jù)FIFO存儲(chǔ)器的Full和Empty標(biāo)志可判斷存儲(chǔ)器全滿或空.FIFO存儲(chǔ)器的特點(diǎn)是:不需要地址尋址,可簡化控制信號;數(shù)據(jù)寫入和讀出不依賴于數(shù)據(jù)速率,可以慢寫快讀、也可快寫滿讀;進(jìn)行數(shù)據(jù)寬度和存儲(chǔ)深度的擴(kuò)展不會(huì)增加額外的時(shí)間延遲,因此滿足了上述要求。
數(shù)據(jù)形成分機(jī)發(fā)送的數(shù)據(jù)包括16 Bit并行數(shù)據(jù)信號Data、數(shù)據(jù)有效標(biāo)志信號Flag、時(shí)鐘信號Clk及復(fù)位信號Reset.圖2為數(shù)據(jù)形成分機(jī)與FPGA數(shù)據(jù)傳輸接口時(shí)序圖。其中Reset為清零信號,除T1時(shí)間外均保持低電平;Flag信號高電平持續(xù)時(shí)間為320μs;Clk為10MHz的讀時(shí)鐘.FPGA接收到數(shù)據(jù)形成分機(jī)發(fā)來的數(shù)據(jù)有效標(biāo)志信號Flag后,將首先確定數(shù)據(jù)幀頭,然后以10MHz的時(shí)鐘頻率Clk讀16 Bit并行數(shù)據(jù)信號Data并存儲(chǔ)在FIFO存儲(chǔ)器中,以等待USB控制芯片取走。
(2)判斷幀數(shù)據(jù)錯(cuò)誤
數(shù)據(jù)形成分機(jī)發(fā)送過來的每幀數(shù)據(jù)的幀頭、幀長度是固定的.FPGA對接收的每一幀數(shù)據(jù)都需要判斷幀頭及幀長度是否錯(cuò)誤。每出現(xiàn)一次錯(cuò)誤,F(xiàn)P-GA會(huì)對其進(jìn)行一次累加,對應(yīng)產(chǎn)生一個(gè)脈沖,然后將其用74HC244驅(qū)動(dòng)后分別接LED顯示燈,就可以二進(jìn)制方式顯示錯(cuò)誤次數(shù)。
3.3 USB傳輸模塊
通過USB傳輸模塊可把存在FIFO存儲(chǔ)器里的數(shù)據(jù)傳送給計(jì)算機(jī)并記錄下來,本設(shè)計(jì)采用Cygnal公司的C8051F系列USB控制芯片C8051F320.C8051F320是將微控制器和USB控制器集成在一起的芯片,完全符合USB1.1規(guī)范,最大傳輸速度可達(dá)12Mbps.C0801F320的運(yùn)行指令采用流水線結(jié)構(gòu),機(jī)器周期由標(biāo)準(zhǔn)8051的12個(gè)系統(tǒng)時(shí)鐘周期降為一個(gè)系統(tǒng)時(shí)鐘周期,處理能力大大提高。它還內(nèi)嵌JTAG調(diào)試電路,可在系統(tǒng)編程和調(diào)試等.FPGA與C8051F320之間的具體連接控制框圖如圖3所示。
c3c77366-5758-11ee-939d-92fbcf53809c.jpg
當(dāng)PC機(jī)向C8051F320發(fā)出接收數(shù)據(jù)的命令后,C8051F320便可給FPGA發(fā)控制信號,以使FPGA在下一幀數(shù)據(jù)開始時(shí)打開FIFO寫使能;數(shù)據(jù)形成分機(jī)通過寫操作不斷將數(shù)據(jù)存入FIFO存儲(chǔ)器。當(dāng)FIFO存儲(chǔ)器中的數(shù)據(jù)達(dá)到一幀時(shí),F(xiàn)ull標(biāo)志有效,向C8051F320請求中斷,并將寫使能關(guān)閉,讀使能打開;C8051F320響應(yīng)中斷后將以CLK時(shí)鐘頻率讀FI-FO存儲(chǔ)器中的數(shù)據(jù)DATA;每讀完一幀,F(xiàn)IFO存儲(chǔ)器的讀使能關(guān)閉,寫使能打開,同時(shí)接收下一幀數(shù)據(jù),直到PC機(jī)發(fā)停止命令或接收完要求的幀數(shù)。
4 軟件設(shè)計(jì)
C8051F320中的8051內(nèi)核不但與MCS-51指令完全兼容,而且Cygnal公司的工具包還為其提供了基于Windows的USB總線驅(qū)動(dòng)程序和功能驅(qū)動(dòng)程序,這樣,用戶就可以從煩瑣的驅(qū)動(dòng)程序開發(fā)中解脫出來,從而大大減少開發(fā)時(shí)間、風(fēng)險(xiǎn)和成本。
本系統(tǒng)軟件設(shè)計(jì)由兩部分組成:動(dòng)態(tài)鏈接庫和應(yīng)用程序。動(dòng)態(tài)鏈接庫負(fù)責(zé)與內(nèi)核的USB功能驅(qū)動(dòng)程序通信并接收應(yīng)用程序的各種操作請求,而應(yīng)用程序則負(fù)責(zé)對傳輸數(shù)據(jù)進(jìn)行記錄、顯示并實(shí)時(shí)顯示數(shù)據(jù)傳輸?shù)臓顟B(tài)。
動(dòng)態(tài)鏈接庫的工作原理如下:當(dāng)它收到應(yīng)用程序的數(shù)據(jù)傳輸請求后,會(huì)創(chuàng)建兩個(gè)線程:數(shù)據(jù)傳輸線程和記錄、顯示線程。其中數(shù)據(jù)傳輸線程負(fù)責(zé)將數(shù)據(jù)寫到應(yīng)用程序要提交的內(nèi)存;而記錄、顯示線程則負(fù)責(zé)給應(yīng)用程序發(fā)送記錄和顯示消息。當(dāng)應(yīng)用程序接收到此消息后,便從它提交的內(nèi)存中讀取數(shù)據(jù)并存盤和顯示。
用戶態(tài)應(yīng)用程序的主要功能是開啟或關(guān)閉USB設(shè)備、檢測USB設(shè)備、設(shè)置數(shù)據(jù)傳輸幀數(shù)、通過USB接口傳輸、記錄并顯示數(shù)據(jù)、實(shí)時(shí)顯示數(shù)據(jù)傳輸?shù)臓顟B(tài)包括幀數(shù)、字節(jié)數(shù)等,其應(yīng)用程序主流程圖如圖4所示。
c3d00a44-5758-11ee-939d-92fbcf53809c.jpg
本設(shè)計(jì)的應(yīng)用軟件基于Windows系統(tǒng),并采用VC作為軟件開發(fā)環(huán)境,這樣可以利用現(xiàn)有的軟件資源來縮短軟件開發(fā)周期,同時(shí)可提供一個(gè)友好、美觀清晰、操作簡單的圖形使用界面。訪問USB接口時(shí),調(diào)用Windows API函數(shù)能及時(shí)方便地與系統(tǒng)的USB控制芯片進(jìn)行通信,并且可以將傳輸來的數(shù)據(jù)保存并顯示在計(jì)算機(jī)上。
5 結(jié)束語
本文設(shè)計(jì)的基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄系統(tǒng)不但具有體積小、功耗低、成本低、使用靈活方便、硬件電路簡單、可在線更新等特點(diǎn);而且還充分利用了微機(jī)的資源,因而易開發(fā)且擴(kuò)展性好。目前,本系統(tǒng)已投入實(shí)際應(yīng)用之中,
基本能達(dá)到高速數(shù)據(jù)傳輸、記錄及顯示的要求,具有較高的實(shí)用價(jià)值。c3d72dba-5758-11ee-939d-92fbcf53809c.png

有你想看的精彩 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、9月23號北京中心開課、歡迎咨詢! 基于千兆網(wǎng)的FPGA多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì) 任意分頻的verilog語言實(shí)現(xiàn)

c3e5f5e8-5758-11ee-939d-92fbcf53809c.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

c3ed1d46-5758-11ee-939d-92fbcf53809c.jpgc3fc7ffc-5758-11ee-939d-92fbcf53809c.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看

c41b2d3a-5758-11ee-939d-92fbcf53809c.png


原文標(biāo)題:如何使用FPGA器件和USB通訊實(shí)現(xiàn)高速數(shù)據(jù)傳輸顯示系統(tǒng)的設(shè)計(jì)

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638843

原文標(biāo)題:如何使用FPGA器件和USB通訊實(shí)現(xiàn)高速數(shù)據(jù)傳輸顯示系統(tǒng)的設(shè)計(jì)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FT245BQ USB FIFO:實(shí)現(xiàn)高效數(shù)據(jù)傳輸的利器

    FT245BQ USB FIFO:實(shí)現(xiàn)高效數(shù)據(jù)傳輸的利器 在電子設(shè)計(jì)領(lǐng)域,數(shù)據(jù)傳輸的高效性和穩(wěn)定性至關(guān)重要。FTDI推出的FT245BQ USB
    的頭像 發(fā)表于 03-28 13:05 ?636次閱讀

    AOC光纖跳線:高速數(shù)據(jù)傳輸的新引擎

    的網(wǎng)絡(luò)連接。AOC(Active Optical Cable,有源光纜)光纖跳線作為一種新興的高速數(shù)據(jù)傳輸解決方案,正逐漸成為推動(dòng)各行業(yè)數(shù)字化發(fā)展的新引擎。 AOC光纖跳線的原理與構(gòu)成 AOC光纖跳線是一種將光電子器件集成在光纜
    的頭像 發(fā)表于 02-24 11:32 ?480次閱讀

    高速數(shù)據(jù)傳輸的理想之選:HD3SS3202 詳解

    高速數(shù)據(jù)傳輸的理想之選:HD3SS3202 詳解 在當(dāng)今高速數(shù)據(jù)傳輸的時(shí)代,USB Type - C 接口憑借其強(qiáng)大的功能和廣泛的應(yīng)用,成為
    的頭像 發(fā)表于 01-13 16:45 ?705次閱讀

    德州儀器SN65MLVD系列M-LVDS器件高速數(shù)據(jù)傳輸的理想之選

    德州儀器SN65MLVD系列M-LVDS器件高速數(shù)據(jù)傳輸的理想之選 在當(dāng)今高速數(shù)據(jù)傳輸的時(shí)代,對于可靠、高效的通信接口的需求日益增長。德州
    的頭像 發(fā)表于 12-30 13:40 ?415次閱讀

    深入解析SCAN15MB200:高速數(shù)據(jù)傳輸的理想選擇

    ,憑借其卓越的特性和豐富的功能,在眾多應(yīng)用場景中脫穎而出。今天,我們就來深入探討這款器件。 文件下載: scan15mb200.pdf 器件特性概覽 高速數(shù)據(jù)處理能力 SCAN15MB
    的頭像 發(fā)表于 12-29 14:05 ?364次閱讀

    深度剖析DS15MB200:高速數(shù)據(jù)傳輸的理想選擇

    ,一款專為高速數(shù)據(jù)傳輸設(shè)計(jì)的器件。 文件下載: ds15mb200.pdf 一、DS15MB200簡介 DS15MB200是一款雙端口2:1多路復(fù)用器和1:2中繼器/緩沖器,能夠實(shí)現(xiàn)1
    的頭像 發(fā)表于 12-29 09:20 ?471次閱讀

    高速數(shù)據(jù)傳輸利器:TLK2711-SP transceiver深度解析

    高速數(shù)據(jù)傳輸利器:TLK2711-SP transceiver深度解析 一、引言 在高速數(shù)據(jù)傳輸的領(lǐng)域中,一款性能卓越的收發(fā)器對于實(shí)現(xiàn)高效、
    的頭像 發(fā)表于 12-27 14:20 ?876次閱讀

    探索DS92LV242x:高速數(shù)據(jù)傳輸的理想之選

    探索DS92LV242x:高速數(shù)據(jù)傳輸的理想之選 在電子設(shè)計(jì)領(lǐng)域,高速、可靠的數(shù)據(jù)傳輸一直是工程師們追求的目標(biāo)。今天,我們將深入探討德州儀器(TI)的DS92LV242x芯片組,它由
    的頭像 發(fā)表于 12-24 13:55 ?423次閱讀

    借助CXL和壓縮技術(shù)實(shí)現(xiàn)高效數(shù)據(jù)傳輸

    AI、科學(xué)計(jì)算、海量內(nèi)存處理……這些硬核工作負(fù)載正在不斷挑戰(zhàn)系統(tǒng)極限。而 FPGA 異軍突起,成為了實(shí)現(xiàn)高效數(shù)據(jù)傳輸的“關(guān)鍵推手”。想知道怎么在不改變整體架構(gòu)的前提下,讓帶寬和能效
    的頭像 發(fā)表于 12-19 09:43 ?503次閱讀
    借助CXL和壓縮技術(shù)<b class='flag-5'>實(shí)現(xiàn)</b>高效<b class='flag-5'>數(shù)據(jù)傳輸</b>

    Amphenol-Air LB SJT/TV數(shù)據(jù)連接器:高速數(shù)據(jù)傳輸的理想之選

    Amphenol-Air LB SJT/TV數(shù)據(jù)連接器:高速數(shù)據(jù)傳輸的理想之選 在當(dāng)今高速發(fā)展的科技時(shí)代,高速
    的頭像 發(fā)表于 12-15 11:15 ?700次閱讀

    PL27A1芯片,USB3.0跨系統(tǒng)數(shù)據(jù)傳輸方案,USB數(shù)據(jù)對拷線方案,PL27a1代理商

    旺玖PL27A1是一款USB 3.0主機(jī)到主機(jī)橋接控制器芯片,專為高速數(shù)據(jù)傳輸設(shè)計(jì)。它支持USB 3.0協(xié)議,理論傳輸速率可達(dá)5Gbps,向
    的頭像 發(fā)表于 12-15 00:16 ?1266次閱讀
    PL27A1芯片,<b class='flag-5'>USB</b>3.0跨<b class='flag-5'>系統(tǒng)</b><b class='flag-5'>數(shù)據(jù)傳輸</b>方案,<b class='flag-5'>USB</b><b class='flag-5'>數(shù)據(jù)</b>對拷線方案,PL27a1代理商

    基于FPGA的高效內(nèi)存到串行數(shù)據(jù)傳輸模塊設(shè)計(jì)

    本文介紹了一個(gè)基于FPGA的內(nèi)存到串行數(shù)據(jù)傳輸模塊,該模塊設(shè)計(jì)用來高效地處理存儲(chǔ)器中的數(shù)據(jù)傳輸至串行接口。項(xiàng)目中自定義的“datamover_mm2s_
    的頭像 發(fā)表于 11-12 14:31 ?4467次閱讀
    基于<b class='flag-5'>FPGA</b>的高效內(nèi)存到串行<b class='flag-5'>數(shù)據(jù)傳輸</b>模塊設(shè)計(jì)

    多通道數(shù)據(jù)傳輸終端 LoRa/LTE雙模通信終端

    數(shù)據(jù)傳輸
    穩(wěn)控自動(dòng)化
    發(fā)布于 :2025年10月24日 13:57:21

    基于FPGAUSB數(shù)據(jù)傳輸

    你也許會(huì)有疑問,明明有這么多通信方式和數(shù)據(jù)傳輸(SPI、I2C、UART、以太網(wǎng))為什么偏偏使用USB呢?
    的頭像 發(fā)表于 08-06 14:47 ?5036次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>USB</b><b class='flag-5'>數(shù)據(jù)傳輸</b>

    像這樣一款體積小巧的DTU數(shù)據(jù)傳輸終端你見過嗎?

    數(shù)據(jù)傳輸
    才茂通信
    發(fā)布于 :2025年06月04日 14:33:29
    高青县| 额济纳旗| 桐柏县| 班戈县| 云龙县| 丰都县| 巴青县| 祁阳县| 平潭县| 神池县| 柏乡县| 宜君县| 上思县| 文成县| 临西县| 兴业县| 铜山县| 临泽县| 安化县| 杭锦后旗| 宜兰县| 岳阳县| 大丰市| 甘肃省| 玉林市| 西乌珠穆沁旗| 德化县| 玛纳斯县| 新乡县| 都安| 莲花县| 淳化县| 方正县| 湘潭县| 新营市| 丰城市| 德昌县| 伊宁市| 桐庐县| 会同县| 青海省|