哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA發(fā)展階段: 容量和速度提升_功耗和價(jià)格降低

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師d ? 2018-05-26 01:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

-------- 探索FPGA 發(fā)展的不同時(shí)代

作者:Steve Trimberger,賽靈思公司,美國電子電氣工程師協(xié)會(huì) (IEEE) 研究員、美國計(jì)算機(jī)協(xié)會(huì) (ACM) 院士、美國國家工程院院士

FPGA 器件自問世以來,已經(jīng)經(jīng)過了幾個(gè)不同的發(fā)展階段。驅(qū)動(dòng)每個(gè)階段發(fā)展的因素都是工藝技術(shù)和應(yīng)用需求。正是這些驅(qū)動(dòng)因素,導(dǎo)致器件的特性和工具發(fā)生了明顯的變化。FPGA 經(jīng)歷了如下幾個(gè)時(shí)代:

? 發(fā)明時(shí)代
? 擴(kuò)展時(shí)代
? 積累時(shí)代
? 系統(tǒng)時(shí)代

賽靈思于 1984 年發(fā)明了世界首款 FPGA,那個(gè)時(shí)候還不叫 FPGA,直到 1988 年 Actel 才讓這個(gè)詞流行起來。接下來的 30 年里,這種名為 FPGA 的器件,在容量上提升了一萬多倍,速度提升了 一百倍,每單位功能的成本和能耗降低了一萬多倍(見圖 1)。

圖 1:與 1988 年的賽靈思 FPGA 特征對(duì)比。價(jià)格和功耗降低一萬倍。


這些進(jìn)步主要由工藝技術(shù)所驅(qū)動(dòng), 而且人們很容易認(rèn)為 FPGA 的發(fā)展只是隨著工藝的發(fā)展簡單地增大了容量。其實(shí)并沒有這么簡單。真正的故事要精彩得多。

發(fā)明時(shí)代:1984-1992 年

首款 FPGA,即賽靈思 XC2064,只包含 64 個(gè)邏輯模塊,每個(gè)模塊含有兩個(gè) 3 輸入查找表 (LUT) 和一個(gè)寄存器。按照現(xiàn)在的計(jì)算,該器件有 64 個(gè)邏輯單元——不足 1000 個(gè)邏輯門。盡管容量很小,XC2064 芯片的尺寸卻非常大,比當(dāng)時(shí)的微處理器還要大;而且采用 2.5 微米工藝技術(shù)勉強(qiáng)能制造出這種器件。

每功能的芯片尺寸和成本至關(guān)重要。XC2064 只有 64 個(gè)觸發(fā)器,但由于芯片太大,成本高達(dá)數(shù)百美元。產(chǎn)量對(duì)大芯片來說是超線性的,因此芯片尺寸增加 5% 就會(huì)讓成本翻一倍,讓良率降至零,同時(shí)也導(dǎo)致初期的賽靈思無產(chǎn)品可賣。成本控制不僅僅是成本優(yōu)化的問題;更是牽扯到公司生存問題。

在成本壓力下,F(xiàn)PGA 架構(gòu)師尋求通過架構(gòu)和工藝創(chuàng)新來盡可能提高 FPGA 設(shè)計(jì)效率。盡管基于 SRAM 的 FPGA 是可重編程的,但是片上 SRAM 占據(jù)了 FPGA 大部分的芯片面積?;诜慈劢z的 FPGA 以犧牲可重編程能力為代價(jià),避免了 SRAM 存儲(chǔ)系統(tǒng)片上占位面積過大問題。1990 年,最大容量的 FPGA 是基于反熔絲的 Actel 1280。Quicklogic 和 Crosspoint 也跟隨 Actel 的腳步開發(fā)出基于反熔絲的 FPGA。為提高效率,架構(gòu)經(jīng)歷了從復(fù)雜的 LUT 結(jié)構(gòu)到 NAND 門再到單個(gè)晶體管的演變。

在發(fā)明時(shí)代,F(xiàn)PGA 是數(shù)量遠(yuǎn)遠(yuǎn)比用戶的應(yīng)用產(chǎn)品小得多。因此,多 FPGA 系統(tǒng)變得流行,自動(dòng)化多芯片分區(qū)軟件成為 FPGA 設(shè)計(jì)套件的重要組成部分。自動(dòng)布局布線尚未有。完全不同的 FPGA 架構(gòu)排除了通用設(shè)計(jì)工具的可能,因此 FPGA 廠商就擔(dān)負(fù)起了為各自器件開發(fā)電子設(shè)計(jì)自動(dòng)化 (EDA) 的任務(wù)。由于問題比較小,F(xiàn)PGA(邏輯和物理)手動(dòng)設(shè)計(jì)是可以接受的。手動(dòng)設(shè)計(jì)與優(yōu)化通常很有必要,因?yàn)樾酒喜季€資源有限會(huì)帶來很大設(shè)計(jì)挑戰(zhàn)。

擴(kuò)展時(shí)代:1992-1999 年

FPGA 初創(chuàng)公司都是無晶圓廠的公司,在當(dāng)時(shí)屬于新鮮事物。由于沒有晶圓廠,他們在上世紀(jì) 90 年代初期通常無法獲得領(lǐng)先的芯片技術(shù)。因此 FPGA 開啟了擴(kuò)展時(shí)代,此時(shí)落后于 IC 工藝的發(fā)展。到上世紀(jì) 90 年代后期,IC 代工廠意識(shí)到 FPGA 是理想的工藝發(fā)展推動(dòng)因素,由此 FPGA 成為掃除工藝發(fā)展障礙的利器。代工廠只要能用新工藝產(chǎn)出晶體管和電線,就能制造基于 SRAM 的 FPGA。每一代新工藝的出現(xiàn)都會(huì)將晶體管數(shù)量增加一倍,使每功能成本減半,并將最大 FPGA 的尺寸增大一倍?;瘜W(xué)-機(jī)械拋光(CMP)技術(shù)允許代工廠在 IC 上堆疊更多金屬層,使 FPGA 廠商能夠大幅增加片上互聯(lián),以適應(yīng)更大的 LUT 容量(見圖 2)。

圖 2:FPGA LUT 和互連線路的增加。線路長度以數(shù)百萬晶體管間距來測量。


占位面積變得不再像發(fā)明時(shí)代時(shí)那么寶貴?,F(xiàn)在,占位面積可讓位于性能、特性和易用性。更大的 FPGA 設(shè)計(jì)需要具有自動(dòng)布局布線功能的綜合工具。 到上世紀(jì) 90 年代末,自動(dòng)綜合、布局和布線已經(jīng)成為設(shè)計(jì)流程的必要步驟。FPGA 公司的命運(yùn)對(duì) EDA 工具的依賴程度不亞于對(duì) FPGA 功能的依賴程度。

最重要的是,實(shí)現(xiàn)容量翻番和片上 FPGA 邏輯成本減半的最簡單方法是采用新一代工藝技術(shù)節(jié)點(diǎn),因此,盡早采用新的工藝節(jié)點(diǎn)意義非凡?;?SRAM 的 FPGA 在這個(gè)時(shí)期實(shí)現(xiàn)了明顯的產(chǎn)品優(yōu)勢,因?yàn)樗鼈兟氏炔捎昧嗣糠N新工藝節(jié)點(diǎn):基于 SRAM 的器件可立即使用密度更高的新工藝,而反熔絲在新節(jié)點(diǎn)上的驗(yàn)證工作則額外需要數(shù)月甚至數(shù)年時(shí)間?;诜慈劢z的 FPGA 喪失了競爭優(yōu)勢。為獲得上市速度和成本優(yōu)勢,架構(gòu)創(chuàng)新與工藝改進(jìn)相比就要退居其次。

積累時(shí)代:2000-2007 年

新千年伊始,F(xiàn)PGA 已成為數(shù)字系統(tǒng)中的通用組件。容量和設(shè)計(jì)尺寸快速增加,F(xiàn)PGA 在數(shù)據(jù)通信領(lǐng)域開辟了巨大市場。2000年代初期互聯(lián)網(wǎng)泡沫破滅之后,迫切需要降低成本,這也減少了很多“臨時(shí)”ASIC 用戶。定制芯片對(duì)小的研發(fā)團(tuán)隊(duì)來說風(fēng)險(xiǎn)太大。當(dāng)他們發(fā)現(xiàn)FPGA可以解決他們的問題,自然他們就變成了 FPGA 用戶。

FPGA 問題不局限于典型問題,單純提高容量不足以保證市場增長。FPGA 廠商通過如下兩種方式解決了這一挑戰(zhàn)。針對(duì)低端市場,廠商再度關(guān)注效率問題,并生產(chǎn)低容量、低性能、“低成本”的 FPGA 系列,例如賽靈思 Spartan? FPGA 系列。針對(duì)高端市場,F(xiàn)PGA 廠商通過開發(fā)針對(duì)重要功能的軟邏輯 (IP) 庫,努力讓客戶更方便地填充最大的 FPGA。這些軟邏輯功能中最值得注意的是存儲(chǔ)器控制器、各種通信協(xié)議模塊(包括以太網(wǎng) MAC),甚至軟微處理器(如賽靈思 MicroBlaze? 處理器)。

設(shè)計(jì)特點(diǎn)在 2000 年代發(fā)生了改變。大型 FPGA 容納超大型設(shè)計(jì)(完整子系統(tǒng))。FPGA 用戶不再只是實(shí)現(xiàn)邏輯;他們需要使 FPGA 設(shè)計(jì)符合系統(tǒng)標(biāo)準(zhǔn)要求。這些標(biāo)準(zhǔn)主要是指信號(hào)和協(xié)議方面的通信標(biāo)準(zhǔn),可用來連接外部組件或者實(shí)現(xiàn)內(nèi)部模塊通信。處理標(biāo)準(zhǔn)讓 FPGA 在計(jì)算密集型應(yīng)用中發(fā)揮越來越重要的作用。積累時(shí)代末期,F(xiàn)PGA 已不僅是門陣列,而且還是集成有可編程邏輯的復(fù)雜功能集。FPGA 儼然變成了一個(gè)系統(tǒng)。

系統(tǒng)時(shí)代:2008 年以后

為解決系統(tǒng)設(shè)計(jì)問題,F(xiàn)PGA 越來越多地整合系統(tǒng)模塊:高速收發(fā)器、存儲(chǔ)器、DSP 處理單元和完整處理器。同時(shí)還進(jìn)一步集成了重要控制功能:比特流加密與驗(yàn)證、混合信號(hào)處理、電源與溫度監(jiān)控以及電源管理等。這些特性在 Zynq All-Programmable 器件中得到了充分體現(xiàn)。同時(shí),器件也推動(dòng)了工具的發(fā)展。系統(tǒng) FPGA 需要高效的系統(tǒng)編程語言,現(xiàn)可利用 OpenCL 和 C 語言以類似軟件的流程來編程。

FPGA 發(fā)展何時(shí)才能到頭?可編程性的基本價(jià)值已經(jīng)為業(yè)界所共識(shí),小型、高效的邏輯操作可加速很多重要算法并降低功耗,F(xiàn)PGA 技術(shù)會(huì)持續(xù)存在, 并不斷發(fā)展演進(jìn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638841
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2065

    瀏覽量

    63524
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    其利天下無刷電動(dòng)工具驅(qū)動(dòng)方案:低功耗優(yōu)化,續(xù)航直接提升 30%

    續(xù)航,要么加大電池容量增加成本,要么犧牲性能降低功耗,陷入“續(xù)航與成本、性能不可兼得”的兩難境地。很多廠家陷入一個(gè)認(rèn)知誤區(qū),認(rèn)為無刷電動(dòng)工具的續(xù)航只取決于電池容量
    的頭像 發(fā)表于 03-27 14:00 ?273次閱讀
    其利天下無刷電動(dòng)工具驅(qū)動(dòng)方案:低<b class='flag-5'>功耗</b>優(yōu)化,續(xù)航直接<b class='flag-5'>提升</b> 30%

    室外單模光纖技術(shù)發(fā)展趨勢:邁向更高速度、更大容量

    隨著全球信息化進(jìn)程的加速推進(jìn),對(duì)通信網(wǎng)絡(luò)的速度容量提出了前所未有的挑戰(zhàn)。室外單模光纖作為現(xiàn)代通信網(wǎng)絡(luò)的核心傳輸介質(zhì),其技術(shù)發(fā)展趨勢直接關(guān)系到未來通信網(wǎng)絡(luò)的性能提升和業(yè)務(wù)拓展。本文將探
    的頭像 發(fā)表于 01-14 10:10 ?269次閱讀

    降低LDO功耗延長運(yùn)行時(shí)間

    能有效幫助LDO提升散熱能力。降低功耗是現(xiàn)在各種電源芯片都重點(diǎn)設(shè)計(jì)的一個(gè)環(huán)節(jié),降低靜態(tài)電流是行之有效的一個(gè)辦法,但前提是靜態(tài)電流的降低不會(huì)降低
    發(fā)表于 01-08 07:13

    關(guān)于數(shù)據(jù)中心選址問題的三個(gè)發(fā)展階段?

    從地理位置的選址上來看,近二十年數(shù)據(jù)中心的選址經(jīng)過了三個(gè)階段。 第一階段,選址在市中心。早些年還沒有數(shù)據(jù)中心這一名詞,當(dāng)時(shí)各大單位承擔(dān)數(shù)據(jù)中心這一職能的一般叫計(jì)算中心或信息中心,機(jī)房的規(guī)模不大,幾乎
    的頭像 發(fā)表于 12-25 10:33 ?165次閱讀

    把握FPGA增長浪潮:高增長垂直領(lǐng)域必然選擇

    全球 FPGA 市場正在進(jìn)入一個(gè)加速發(fā)展階段。根據(jù) MarketsandMarkets 的最新研究報(bào)告,全球 FPGA 市場規(guī)模預(yù)計(jì)將從 2025 年的 117.3 億美元增長至 2030 年
    的頭像 發(fā)表于 11-30 16:10 ?3434次閱讀
    把握<b class='flag-5'>FPGA</b>增長浪潮:高增長垂直領(lǐng)域必然選擇

    為什么cortex-M0+功耗低?

    存儲(chǔ)器訪問次數(shù)減少,降低 Flash 讀取功耗(Flash 訪問是系統(tǒng)功耗的重要來源)。 更小代碼量還可選用容量更小的 Flash,進(jìn)一步降低
    發(fā)表于 11-19 08:15

    利用DMA如何降低MCU功耗?

    利用DMA(直接內(nèi)存訪問)降低MCU功耗的核心在于最小化CPU介入,通過硬件自動(dòng)完成數(shù)據(jù)傳輸任務(wù),使CPU能盡可能長時(shí)間處于休眠狀態(tài)。 CPU休眠時(shí)間最大化 DMA接管數(shù)據(jù)搬運(yùn)(如外設(shè)?內(nèi)存、內(nèi)存
    發(fā)表于 11-18 07:34

    如何通過優(yōu)化電能質(zhì)量在線監(jiān)測裝置的散熱系統(tǒng)來降低功耗?

    通過優(yōu)化電能質(zhì)量在線監(jiān)測裝置的散熱系統(tǒng)降低功耗,核心邏輯是 “ 提升散熱效率,減少風(fēng)扇等散熱部件的無效能耗 ”—— 既要避免硬件因高溫被迫滿負(fù)荷運(yùn)行(如 CPU 降頻前的高功耗),又要降低
    的頭像 發(fā)表于 11-05 11:54 ?490次閱讀

    Altera進(jìn)一步擴(kuò)展 Agilex? FPGA 產(chǎn)品組合,全面提升開發(fā)體驗(yàn)

    Altera 首席執(zhí)行官 Raghib Hussain 表示:“現(xiàn)階段,Altera 專注于 FPGA 解決方案的運(yùn)營與發(fā)展,使我們能夠以更快的速度、更高的敏捷性推動(dòng)創(chuàng)新,更緊密地與客
    發(fā)表于 10-13 11:08 ?1490次閱讀
    Altera進(jìn)一步擴(kuò)展 Agilex? <b class='flag-5'>FPGA</b> 產(chǎn)品組合,全面<b class='flag-5'>提升</b>開發(fā)體驗(yàn)

    Sub-GHz射頻芯片,如何降低IoT終端功耗,提升傳輸性能?

    關(guān)系”,提升傳輸距離與數(shù)據(jù)速率均會(huì)推高芯片功耗,進(jìn)而縮短終端續(xù)航、限制部署場景。 然而,隨著工業(yè)物聯(lián)網(wǎng)、家居安防、樓宇自動(dòng)化與無線傳感器網(wǎng)絡(luò)等領(lǐng)域?qū)Α俺L續(xù)航、可靠傳輸與多協(xié)議信號(hào)兼容”的需求爆發(fā),突破這一傳統(tǒng)“制約關(guān)系”,實(shí)
    的頭像 發(fā)表于 09-22 15:19 ?701次閱讀
    Sub-GHz射頻芯片,如何<b class='flag-5'>降低</b>IoT終端<b class='flag-5'>功耗</b>,<b class='flag-5'>提升</b>傳輸性能?

    AI 芯片浪潮下,職場晉升新契機(jī)?

    電路實(shí)現(xiàn)等,提出并實(shí)施了有效的解決方案,展示了扎實(shí)的專業(yè)技術(shù)能力。項(xiàng)目完成后,芯片在實(shí)際應(yīng)用中取得了良好效果,如在某智能設(shè)備中顯著提升了圖像識(shí)別速度,降低了設(shè)備功耗,這便是項(xiàng)目成果轉(zhuǎn)化
    發(fā)表于 08-19 08:58

    福田風(fēng)景T7引領(lǐng)微卡市場邁向全新發(fā)展階段

    在貨運(yùn)行業(yè)綠色化、智能化的背景下,微卡市場對(duì)于高效、環(huán)保、智能解決方案的渴望愈發(fā)迫切。在這場變革浪潮中,福田風(fēng)景憑借深厚的技術(shù)底蘊(yùn)與創(chuàng)新精神,以風(fēng)景T7微卡的上市為契機(jī),強(qiáng)勢詮釋綠色貨運(yùn)新標(biāo)桿,引領(lǐng)微卡市場邁向全新發(fā)展階段
    的頭像 發(fā)表于 08-15 10:11 ?992次閱讀

    智能檢測護(hù)航電池產(chǎn)業(yè):容量設(shè)備如何提升效率與安全?

    的核心工具。 核心功能:精準(zhǔn)測量,識(shí)別性能差異 電池容量檢測設(shè)備的主要任務(wù)是量化電池的可用電量。它通過恒流充電、恒壓充電、恒流放電等標(biāo)準(zhǔn)化流程,記錄電池在不同階段的電壓、電流變化,并計(jì)算實(shí)際容量。例如,在放電過
    的頭像 發(fā)表于 06-16 15:11 ?669次閱讀

    交流充電樁負(fù)載能效提升技術(shù)

    隨著電動(dòng)汽車普及率提升,交流充電樁的能效優(yōu)化成為降低運(yùn)營成本、減少能源浪費(fèi)的核心課題。負(fù)載能效提升需從硬件設(shè)計(jì)、拓?fù)鋬?yōu)化、智能控制及熱管理等多維度展開,以下結(jié)合技術(shù)原理與實(shí)踐方案進(jìn)行闡述。 一、高效
    發(fā)表于 05-21 14:38

    STM32驅(qū)動(dòng)SD NAND(貼片式SD卡)全測試:GSR手環(huán)生物數(shù)據(jù)存儲(chǔ)的擦寫壽命與速度實(shí)測

    在智能皮電手環(huán)及數(shù)據(jù)存儲(chǔ)技術(shù)不斷迭代的當(dāng)下,主控 MCU STM32H750 與存儲(chǔ) SD NAND MKDV4GIL-AST 的強(qiáng)強(qiáng)聯(lián)合,正引領(lǐng)行業(yè)進(jìn)入全新發(fā)展階段。二者憑借低功耗、高速讀寫與卓越穩(wěn)定性的深度融合,以及高容量
    的頭像 發(fā)表于 05-14 14:07 ?1840次閱讀
    STM32驅(qū)動(dòng)SD NAND(貼片式SD卡)全測試:GSR手環(huán)生物數(shù)據(jù)存儲(chǔ)的擦寫壽命與<b class='flag-5'>速度</b>實(shí)測
    边坝县| 锡林浩特市| 汽车| 萍乡市| 万载县| 利津县| 太仓市| 泽州县| 特克斯县| 巩留县| 德阳市| 许昌县| 金寨县| 固阳县| 留坝县| 惠州市| 瓦房店市| 秦皇岛市| 西乡县| 德庆县| 文水县| 万山特区| 永城市| 长子县| 蒲江县| 铁岭县| 万山特区| 英山县| 天祝| 辰溪县| 乌拉特前旗| 皋兰县| 桐城市| 大荔县| 诸暨市| 宁南县| 萝北县| 丹江口市| 玛纳斯县| 鄱阳县| 毕节市|