哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

40通道14位串行輸入電壓輸出DAC——AD5371的全面解析

h1654155282.3538 ? 2026-04-13 16:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

40通道14位串行輸入電壓輸出DAC——AD5371的全面解析

在電子設(shè)計領(lǐng)域,數(shù)模轉(zhuǎn)換器(DAC)是連接數(shù)字世界和模擬世界的關(guān)鍵橋梁。今天,我們就來深入探討一款高性能的DAC——AD5371。

文件下載:AD5371.pdf

一、AD5371概述

AD5371是一款集成了40個14位DAC的芯片,采用80引腳LQFP或100球CSP_BGA封裝。它具有以下顯著特點:

  1. 高通道數(shù):40個通道的設(shè)計,能滿足多通道應(yīng)用需求,如自動測試設(shè)備(ATE)、工業(yè)控制系統(tǒng)等。
  2. 高精度:保證14位單調(diào)性,積分非線性(INL)和微分非線性(DNL)在 -1 到 +1 LSB之間,確保輸出的準(zhǔn)確性。
  3. 寬輸出電壓范圍:最大輸出電壓跨度可達(dá)4 × VREF(20 V),標(biāo)稱輸出電壓范圍為 -4 V 到 +8 V,且有多組獨立的輸出電壓跨度可供選擇。
  4. 靈活的校準(zhǔn)和控制:具備系統(tǒng)校準(zhǔn)功能,允許用戶編程設(shè)置偏移和增益;支持通道分組和尋址,還有熱關(guān)斷功能。
  5. 高速串行接口:兼容SPI、QSPI?、MICROWIRE?和DSP接口標(biāo)準(zhǔn),時鐘速度最高可達(dá)50 MHz,同時還擁有100 MHz的低電壓差分信號(LVDS)串行接口。

二、性能規(guī)格

(一)精度指標(biāo)

  1. 分辨率:14位,提供了較高的分辨率,能夠滿足大多數(shù)應(yīng)用對精度的要求。
  2. 線性度:INL和DNL在 -1 到 +1 LSB之間,保證了輸出的線性度,確保信號轉(zhuǎn)換的準(zhǔn)確性。
  3. 誤差指標(biāo):零刻度誤差和滿刻度誤差在校準(zhǔn)前為 -10 到 +10 mV,校準(zhǔn)后為 1 LSB;增益誤差為 0.1 % FSR,有效減少了系統(tǒng)誤差。

(二)參考輸入和輸出特性

  1. 參考輸入:VREFx輸入電流為 -10 到 +10 μA,范圍為 ±2% ,確保參考電壓的穩(wěn)定性。
  2. 輸出特性:輸出電壓范圍為VSS + 1.4 V到VDD - 1.4 V,負(fù)載電流為 -1 到 +1 mA,電容負(fù)載可達(dá)2200 pF,直流輸出阻抗為0.5 Ω,能夠適應(yīng)不同的負(fù)載條件。

(三)電源要求

  1. 電壓范圍:DVCC為2.5 V到5.5 V,VDD為9 V到16.5 V,VSS為 -16.5 V到 -4.5 V,工作電壓范圍較寬,適應(yīng)不同的電源環(huán)境。
  2. 電源靈敏度:?Full Scale/?VDD、?Full Scale/?VSS和?Full Scale/?DVCC分別為 -75 dB、 -75 dB和 -90 dB,對電源變化的敏感度較低,保證了系統(tǒng)的穩(wěn)定性。

(四)交流特性

  1. 輸出電壓建立時間:從滿量程變化到穩(wěn)定在1 LSB內(nèi)的時間為20 μs,響應(yīng)速度較快。
  2. 壓擺率:為1 V/μs,能夠快速響應(yīng)輸入信號的變化。
  3. 通道間隔離:通道間隔離度為100 dB,有效減少了通道間的干擾。

三、工作原理

(一)DAC架構(gòu)

AD5371采用14位電阻串DAC架構(gòu),后面跟隨輸出緩沖放大器。電阻串部分由等阻值的電阻組成,從VREFx到AGND,這種架構(gòu)保證了DAC的單調(diào)性。數(shù)字代碼加載到DAC寄存器后,確定從電阻串的哪個節(jié)點提取電壓,再經(jīng)過輸出放大器放大4倍輸出。

(二)通道分組

40個DAC通道被分為五組,每組八個通道。每組有獨立的參考電壓輸入(VREF0、VREF1、VREF2)和信號地引腳(SIGGND0 - SIGGND4),便于用戶根據(jù)不同的應(yīng)用需求進行靈活配置。

(三)寄存器功能

  1. 數(shù)據(jù)寄存器:每個DAC通道有X1A、X1B、M、C、X2A、X2B等寄存器,用于存儲輸入數(shù)據(jù)、增益和偏移值等。其中,X2A和X2B寄存器存儲最終校準(zhǔn)后的DAC數(shù)據(jù),不可直接讀寫。
  2. 控制寄存器:控制寄存器的位2控制A/B選擇,位1控制熱關(guān)斷功能的啟用,位0控制軟件掉電模式。
  3. A/B選擇寄存器:每組八個DAC有一個8位的A/B選擇寄存器,用于控制每個DAC從X2A還是X2B寄存器獲取數(shù)據(jù)。

(四)輸出放大器

輸出放大器能夠在正電源以下1.4 V和負(fù)電源以上1.4 V范圍內(nèi)擺動,限制了輸出的偏移范圍。在電源上電時,輸出通過開關(guān)連接到SIGGNDx,直到CLR信號變高且電源滿足條件后,輸出才會達(dá)到編程值。

(五)傳輸函數(shù)

DAC的輸出電壓取決于輸入寄存器的值、M和C寄存器的值以及偏移DAC的值。計算公式為: [DAC_CODE = INPUT_CODE times (M + 1) / 2^{14} + C - 2^{13}] [VOUT = 4 times VREFx times (DAC_CODE - OFFSET_CODE) / 2^{14} + V_{SIGGND}]

四、功能特性

(一)校準(zhǔn)功能

用戶可以對AD5371進行系統(tǒng)校準(zhǔn),通過計算M和C寄存器的新值并重新編程,將增益和偏移誤差降低到1 LSB以下。具體步驟包括:

  1. 降低零刻度誤差:將輸出設(shè)置為最低值,測量實際輸出電壓與所需值的差值,計算等效的LSB數(shù)并加到C寄存器的默認(rèn)值。
  2. 降低滿刻度誤差:測量零刻度誤差,將輸出設(shè)置為最高值,測量實際輸出電壓與所需值的差值,計算等效的LSB數(shù)并從M寄存器的默認(rèn)值中減去。

(二)復(fù)位功能

通過RESET引腳觸發(fā)復(fù)位功能,在RESET上升沿,AD5371狀態(tài)機啟動復(fù)位序列,將X、M和C寄存器復(fù)位到默認(rèn)值。復(fù)位完成后,DAC輸出處于默認(rèn)寄存器設(shè)置指定的電位,直到X、M或C寄存器更新且LDAC變低。

(三)清除功能

CLR是一個低電平有效輸入,正常工作時應(yīng)保持高電平。當(dāng)CLR為低電平時,DAC輸出緩沖級的輸入切換到SIGGNDx引腳的電位,LDAC脈沖將被忽略。CLR變高后,DAC輸出恢復(fù)到之前的值。

(四)BUSY和LDAC功能

當(dāng)用戶寫入新數(shù)據(jù)到X1、C或M寄存器時,X2寄存器的值會重新計算,此時BUSY輸出變低。在此期間,用戶可以繼續(xù)寫入數(shù)據(jù),但DAC輸出不會更新。LDAC輸入變低時,DAC輸出更新。如果LDAC在BUSY有效時變低,更新事件將被存儲,直到BUSY變高后立即更新。

(五)掉電模式

將控制寄存器的位0設(shè)置為1,可使AD5371進入掉電模式,此時DAC關(guān)閉,電流消耗降低,DAC輸出連接到SIGGNDx電位。清除掉電位后,DAC恢復(fù)到之前的電壓。

(六)熱關(guān)斷功能

將控制寄存器的位1設(shè)置為1,可啟用熱關(guān)斷功能。當(dāng)芯片溫度超過130°C時,AD5371進入熱關(guān)斷模式,相當(dāng)于設(shè)置掉電位為1。

(七)切換模式

每個通道有X2A和X2B兩個寄存器,可用于輕松切換DAC輸出的兩個電平。用戶只需將高低電平寫入X1A和X1B寄存器,計算X2A和X2B的值并存儲。切換時,只需寫入A/B選擇寄存器設(shè)置MUX2寄存器位,即可實現(xiàn)八個通道的同時更新。

五、串行接口

(一)SPI接口

SPI接口在2.5 V到3.6 V的DVCC電源下與2.5 V LVTTL兼容,由SYNC、SDI、SCLK和SDO四個引腳控制。SYNC為幀同步輸入,SDI為串行數(shù)據(jù)輸入,SCLK為時鐘信號,SDO用于數(shù)據(jù)回讀。

(二)LVDS接口

LVDS接口使用與SPI接口相同的輸入引腳,還提供了三個互補信號引腳。LVDS接口不支持回讀功能。

(三)SPI寫模式

通過串行接口將數(shù)據(jù)寫入除X2A、X2B和DAC寄存器之外的所有可訪問寄存器。串行字為24位,包括14位數(shù)據(jù)位、6位地址位、2位模式位和2位保留位。數(shù)據(jù)在SYNC下降沿開始寫入,至少需要24個SCLK下降沿將24位數(shù)據(jù)時鐘輸入,SYNC上升沿更新輸入寄存器。

(四)SPI回讀模式

可通過串行接口從除X2A、X2B和DAC數(shù)據(jù)寄存器之外的所有可訪問寄存器回讀數(shù)據(jù)。寫入特殊功能代碼00的字,指定要回讀的寄存器,數(shù)據(jù)在下次SPI操作時從SDO引腳時鐘輸出。

(五)LVDS操作

LVDS接口的操作與SPI接口類似,但由于信號是差分的,當(dāng)一個信號變高時,其互補信號變低。SYNC信號用于幀同步,數(shù)據(jù)在SCLK的高到低轉(zhuǎn)換時時鐘輸入。

六、應(yīng)用注意事項

(一)電源去耦

為確保AD5371的性能,需要對電源進行充分的去耦。在每個電源引腳附近并聯(lián)10 μF和0.1 μF的電容,10 μF電容采用鉭珠類型,0.1 μF電容應(yīng)具有低ESR和低ESI。同時,要注意模擬和數(shù)字部分的布局,避免數(shù)字線路在芯片下方布線,減少噪聲耦合。

(二)電源排序

連接電源時,應(yīng)先將AGND和DGND引腳連接到相應(yīng)的接地平面,再連接正負(fù)極電源。在熱插拔應(yīng)用中,要特別注意接地引腳的連接順序,防止電流流向異常。

(三)接口示例

AD5371的SPI接口可方便地與行業(yè)標(biāo)準(zhǔn)的DSP和微控制器連接。例如,與Analog Devices的Blackfin? DSP連接時,可直接將其集成的SPI端口與AD5371的SPI引腳相連;與ADSP - 21065L DSP連接時,可利用其SPORT端口進行控制。

七、結(jié)語

AD5371是一款功能強大、性能優(yōu)越的DAC芯片,具有高通道數(shù)、高精度、寬輸出電壓范圍和靈活的控制功能等特點。在實際應(yīng)用中,我們需要根據(jù)具體需求合理配置寄存器,注意電源去耦和接口連接等問題,以充分發(fā)揮其優(yōu)勢。你在使用AD5371的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2840

    瀏覽量

    197578
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    14

    文章

    1544

    瀏覽量

    85940
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    低成本+5V 14串行輸入電壓輸出DAC——MAX5544的詳細(xì)解析

    低成本+5V 14串行輸入電壓輸出DAC——MAX
    的頭像 發(fā)表于 04-18 12:00 ?163次閱讀

    MAX5312:高性能12串行電壓輸出DAC的深度剖析

    MAX5312:高性能12串行電壓輸出DAC的深度剖析 在電子工程領(lǐng)域,數(shù)模轉(zhuǎn)換器(DAC)的
    的頭像 發(fā)表于 04-17 17:00 ?534次閱讀

    MAX5171/MAX5173:低功耗14串行DAC的卓越之選

    /MAX5173低功耗、串行、14DAC,了解其特點、性能及應(yīng)用。 文件下載: MAX5171.pdf 產(chǎn)品概述 MAX5171/MAX5173是兩款具有力/感測
    的頭像 發(fā)表于 04-17 15:10 ?150次閱讀

    MAX541/MAX542:16串行輸入電壓輸出DAC的卓越之選

    MAX541/MAX542:16串行輸入電壓輸出DAC的卓越之選 在電子工程師的日常工作中,數(shù)
    的頭像 發(fā)表于 04-17 11:30 ?112次閱讀

    AD7839:八通道13并行輸入電壓輸出DAC的技術(shù)解析

    AD7839:八通道13并行輸入電壓輸出DAC的技術(shù)解析
    的頭像 發(fā)表于 04-14 16:15 ?64次閱讀

    AD5744R:高性能四通道14DAC的深度解析

    ,一款高性能的四通道14串行輸入、雙極性電壓輸出
    的頭像 發(fā)表于 04-14 13:55 ?60次閱讀

    16串行輸入電壓輸出DAC:AD5541/AD5542的深度解析與應(yīng)用指南

    16串行輸入電壓輸出DAC:AD5541/AD5542的深度
    的頭像 發(fā)表于 04-14 09:55 ?77次閱讀

    32 通道 16/14 串行輸入電壓輸出 DAC——AD5372/AD5373 深度解析

    32 通道 16/14 串行輸入電壓輸出
    的頭像 發(fā)表于 04-13 16:15 ?75次閱讀

    40通道16串行輸入電壓輸出DAC—AD5370的深度解析

    40通道16串行輸入電壓輸出
    的頭像 發(fā)表于 04-13 16:15 ?65次閱讀

    深入解析AD5362/AD5363:8通道16/14串行輸入電壓輸出DAC

    深入解析AD5362/AD5363:8通道16/14串行輸入
    的頭像 發(fā)表于 04-13 15:35 ?119次閱讀

    LTC2688:16通道、12/16電壓輸出SoftSpan DAC全面解析

    LTC2688:16通道、12/16電壓輸出SoftSpan DAC全面
    的頭像 發(fā)表于 04-13 13:55 ?77次閱讀

    解析AD5541A:16串行輸入DAC的卓越性能與應(yīng)用

    的AD5541A - 一款16串行輸入、電壓輸出的無緩沖DAC,它在眾多應(yīng)用場景中都展現(xiàn)出了卓
    的頭像 發(fā)表于 04-10 17:45 ?995次閱讀

    探索DAC8420:一款高性能12串行電壓輸出DAC

    了解一款名為DAC8420的四通道12串行電壓輸出DAC
    的頭像 發(fā)表于 04-10 11:00 ?125次閱讀

    MAX110/MAX111:低成本2通道±14串行ADC的全方位解析

    MAX110/MAX111:低成本2通道±14串行ADC的全方位解析 在電子設(shè)計領(lǐng)域,模擬 - 數(shù)字轉(zhuǎn)換器(ADC)作為連接模擬信號和數(shù)字
    的頭像 發(fā)表于 04-09 09:50 ?86次閱讀

    深入解析SGM5353 - 16:16串行輸入電壓輸出DAC

    深入解析SGM5353 - 16:16串行輸入電壓輸出DA
    的頭像 發(fā)表于 03-12 09:45 ?171次閱讀
    西畴县| 哈巴河县| 阿克| 铜鼓县| 孝感市| 株洲市| 浦县| 孟津县| 永州市| 定远县| 巴林右旗| 遵化市| 永德县| 滨州市| 饶阳县| 志丹县| 嘉禾县| 如东县| 天津市| 百色市| 望奎县| 大埔区| 安乡县| 永和县| 威信县| 长宁区| 白朗县| 肥西县| 米泉市| 上虞市| 元阳县| 文水县| 南阳市| 时尚| 莒南县| 洛川县| 休宁县| 潮安县| 任丘市| 西峡县| 张掖市|