哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADC的3線SPI配置時序

FPGA之家 ? 來源:FPGA之家 ? 2020-09-07 17:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上篇以德州儀器(TI)的高速ADC芯片——ads52j90為例,介紹完了4線SPI配置時序。本篇將以Analog Device(ADI)的多通道高速ADC芯片AD9249為例,介紹3線SPI讀寫配置時序。另外,大家如果想詳細了解Analog Device(ADI)公司的關(guān)于SPI的所有內(nèi)容,推薦大家在其官網(wǎng)閱讀AN-877。

AD9249的SPI控制模塊包含4根信號線,即CSB1、CSB2、SDIO以及SCLK。但CSB1、CSB2可以一起由CSB來控制,實際上就是3線SPI。由于3線SPI數(shù)據(jù)的讀、寫操作在同一根信號線SDIO上實現(xiàn),因此其配置方式與4線的配置稍微有些不一樣。下面我們將詳細介紹讀寫操作:

CSB:SPI控制讀寫使能信號;

SDIO:SPI的數(shù)據(jù)、地址讀寫端口;

SCLK:FPGA提供給ADC的SPI接口時鐘;

如下圖1所示為該ADC的SPI讀、寫配置時序圖。其中CSB和SCLK的操作和上篇介紹的4線SPI配置相同,圖上的時序參數(shù)在其datasheet上也有明確的說明,這里就不介紹了。

3線SPI與4線SPI配置的主要不同之處在傳輸?shù)臄?shù)據(jù)格式以及I/O轉(zhuǎn)換上。其讀寫數(shù)據(jù)格式由控制命令+地址+數(shù)據(jù)組成,而上篇提到的4線配置只有地址+數(shù)據(jù)。

圖1:SPI讀、寫時序圖

其中R/~W為高電平時,表示讀操作,低電平表示寫操作。W1,W0表示要讀寫的數(shù)據(jù)字節(jié)數(shù),一般都設(shè)為0,代表每次讀寫一個寄存器地址的數(shù)據(jù)。A12~A0表示13bit的寄存器地址。D7~D0表示要讀寫的8bit寄存器數(shù)據(jù)。

因此我們在SPI寫操作時,只需寫入1bit 1+ 2bit 0 +13bit地址+ 8bit數(shù)據(jù)即可。其配置的方法和上篇的4線SPI寫操作相同。但當(dāng)我們在執(zhí)行SPI讀操作時,就需要注意了:

首先需寫入1bit 0+ 2bit 0 +13bit地址,當(dāng)最后1bit的地址A0在SCLK的上升沿寫入SDIO后,SDIO會由輸入口變?yōu)檩敵隹冢缓笤诮酉聛淼?個SCLK下降沿,SDIO會輸出寄存器的8bit數(shù)據(jù)。因此,在ADC的SDIO由輸入變?yōu)檩敵隹跁r,F(xiàn)PGA端的SDIO必須同步由輸出口變?yōu)檩斎肟?,并在SCLK上升沿接收這8bit數(shù)據(jù)最穩(wěn)定,F(xiàn)PGA端口的這種I/O轉(zhuǎn)換可以通過其內(nèi)置的三態(tài)門來實現(xiàn)。

如圖2所示為SDIO由輸入口變?yōu)檩敵隹诘臅r序控制圖,tEN_SDIO為轉(zhuǎn)換時間,其最小時間為10ns,參考零點為SCLK下降沿。

圖2:SDIO輸入轉(zhuǎn)換為輸出的時序圖

如圖3所示為SDIO由輸出口變?yōu)檩斎肟诘臅r序控制圖,tDIS_SDIO為轉(zhuǎn)換時間,其最小時間也為10ns,參考零點為SCLK上升沿。

圖3:SDIO輸出轉(zhuǎn)換為輸入的時序圖

3線SPI的讀寫時序分析就介紹到這里了,同樣強調(diào)幾個關(guān)鍵點:

關(guān)鍵點1:CSB在讀寫操作時,必須拉低。讀寫完成之后,必須拉高。

關(guān)鍵點2:SDIO作為輸入口時,數(shù)據(jù)每次必須在SCLK的上升沿寫入SPI。

關(guān)鍵點3:SDIO作為輸出口時,寄存器數(shù)據(jù)每次在SCLK的下降沿輸出SPI,F(xiàn)PGA端在SCLK的上升沿處捕獲數(shù)據(jù)最穩(wěn)定。

關(guān)鍵點4:一定要滿足datasheet給出的SPI的時序參數(shù),并在代碼實現(xiàn)時要留有適當(dāng)?shù)臅r序裕量。

關(guān)鍵點5:注意FPGA端的SDIO口的三態(tài)控制邏輯,以便正確讀寫ADC寄存器。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7938

    瀏覽量

    556785
  • 控制模塊
    +關(guān)注

    關(guān)注

    2

    文章

    148

    瀏覽量

    19864
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1897

    瀏覽量

    101992

原文標(biāo)題:FPGA通過SPI對ADC配置簡介(三)---3線SPI配置時序分析

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ADE7912/ADE7913:帶SPI接口的3通道隔離式Σ - Δ型ADC深度解析

    ADE7912/ADE7913:帶SPI接口的3通道隔離式Σ - Δ型ADC深度解析 在電子設(shè)計領(lǐng)域,高精度、可靠的模數(shù)轉(zhuǎn)換器(ADC)是眾多應(yīng)用的核心組件。今天,我們就來深入探討一款
    的頭像 發(fā)表于 03-30 15:55 ?109次閱讀

    詳解電源時序配置方法

    隨著系統(tǒng)應(yīng)用的發(fā)展,電源應(yīng)用的需求越來越多,同時在一個系統(tǒng)中,電源Rail要求也越來越多,而且不同的Rail需要按照一定的時序上電或者下電。
    的頭像 發(fā)表于 03-25 07:44 ?1.2w次閱讀
    詳解電源<b class='flag-5'>時序</b><b class='flag-5'>配置</b>方法

    DS1343/DS1344低電流SPI/3RTC:高效時間管理的理想之選

    DS1343/DS1344低電流SPI/3RTC:高效時間管理的理想之選 在電子設(shè)備的設(shè)計中,實時時鐘(RTC)是至關(guān)重要的組件,它為系統(tǒng)提供精確的時間信息,確保設(shè)備的正常運行和數(shù)據(jù)記錄的準(zhǔn)確性
    的頭像 發(fā)表于 03-24 09:50 ?112次閱讀

    SGM90509:8通道12位可配置ADC/DAC芯片的深度解析

    深入研究的芯片,它由SGMICRO推出,具備8通道、12位的可配置ADC/DAC功能,還集成了片上參考和SPI接口,適用于多種應(yīng)用場景。 文件下載: SGM90509.pdf 一、芯片概述
    的頭像 發(fā)表于 03-12 10:50 ?256次閱讀

    RK?平臺?SPI?開發(fā)完全指南(驅(qū)動?+?配置?+?測試?+?優(yōu)化)

    Linux 平臺 SPI 驅(qū)動已形成完善的開發(fā)體系,支持 Master/Slave 雙模式、多速率適配及靈活配置。本文基于 Rockchip 官方開發(fā)指南,從功能特性、驅(qū)動配置、測試驗證到優(yōu)化方案
    的頭像 發(fā)表于 01-30 22:35 ?1089次閱讀
    RK?平臺?<b class='flag-5'>SPI</b>?開發(fā)完全指南(驅(qū)動?+?<b class='flag-5'>配置</b>?+?測試?+?優(yōu)化)

    【瑞薩FPB-RA6E2試用】【瑞薩RA × Zephyr開發(fā)板評測】ADC、DAC、SPI、I2C 測試

    1. 前言 在上一篇評測中,我們完成了開發(fā)環(huán)境搭建和基礎(chǔ) GPIO 控制。作為一款高性能 MCU,RA6E2 的通信接口(SPI/I2C)和模擬外設(shè)(ADC/DAC)才是其核心競爭力的體現(xiàn)。 本篇
    發(fā)表于 01-12 00:01

    實戰(zhàn)復(fù)盤:RK3588 SPI+PCIe3x4方案啟動修復(fù),從節(jié)點配置到驅(qū)動適配全解析

    ? ? ? 在 RK3588 嵌入式項目中, “ 接口配置不匹配 ” 是高頻踩坑點 —— 近期 基于 linux6.1 內(nèi)核 調(diào)試 SPI 閃存 +PCIe3x4 外設(shè) 方案時,就遇到了 “eMMC
    的頭像 發(fā)表于 01-08 10:24 ?655次閱讀
    實戰(zhàn)復(fù)盤:RK3588 <b class='flag-5'>SPI+PCIe3</b>x4方案啟動修復(fù),從節(jié)點<b class='flag-5'>配置</b>到驅(qū)動適配全解析

    FPGA實現(xiàn)基于SPI協(xié)議的Flash驅(qū)動控制芯片擦除

    本篇博客具體包括SPI協(xié)議的基本原理、模式選擇以及時序邏輯要求,采用FPGA(EPCE4),通過SPI通信協(xié)議,對flash(W25Q16BV)存儲的固化程序進行芯片擦除操作。
    的頭像 發(fā)表于 12-02 10:00 ?2837次閱讀
    FPGA實現(xiàn)基于<b class='flag-5'>SPI</b>協(xié)議的Flash驅(qū)動控制芯片擦除

    請問如何讓SPI額外發(fā)出一個時鐘?

    現(xiàn)將2個ADC芯片進行菊花鏈?zhǔn)竭B接,手冊上給的時序圖中,兩個芯片讀數(shù)中間需要額外插入一個時鐘時序,要怎樣控制SPI輸出單個時鐘。還是說只能去用IO口模擬
    發(fā)表于 09-24 08:09

    怎么用LL命令讀取SPI

    ;hspi1, mrx_data, 3, HAL_MAX_DELAY);命令讀取ADC結(jié)果3字節(jié),即時優(yōu)化后也需要1.95us,遠遠不能匹配ADC的速度。我想也只有LL命令才會快了,測
    發(fā)表于 09-09 08:17

    無法配置 ADC1 來觸發(fā) DMA 傳輸,怎么解決?

    SCU->DMAP_ADC.bit.ADC1_SQ1 = 1u;并配置和啟用DMA。 考慮通過 SQ1 事件觸發(fā) DMA 通道 3,我認為這應(yīng)該是 SQ1 轉(zhuǎn)換結(jié)束事件。 DMA 操作未
    發(fā)表于 07-21 06:57

    AS32系列MCU調(diào)試教程 SPI調(diào)試的常見問題解析

    簡介 AS32X601內(nèi)置的I2C模塊提供了支持全雙工的同步串行通信。該接口可配置為主機或從機模式,配置為主機模式時,它可為外部從器件提供通信時鐘(SCK),6個SPI每個都支持8個從機。 S
    的頭像 發(fā)表于 06-27 18:10 ?869次閱讀
    AS32系列MCU調(diào)試教程 <b class='flag-5'>SPI</b>調(diào)試的常見問題解析

    如何讓SPI額外發(fā)出一個時鐘?

    現(xiàn)將2個ADC芯片進行菊花鏈?zhǔn)竭B接,手冊上給的時序圖中,兩個芯片讀數(shù)中間需要額外插入一個時鐘時序,要怎樣控制SPI輸出單個時鐘。還是說只能去用IO口模擬
    發(fā)表于 06-13 07:30

    AD7606C-18的硬件串行模式,如何使用三SPI?

    問題,八個通通道輸入均連在一起,結(jié)果如下圖所示。 但是當(dāng)我使用三SPI模式讀取數(shù)據(jù)時,數(shù)據(jù)就錯亂了,即使SCLK頻率降低到5MHz,數(shù)據(jù)也是完全錯亂的。我可以確定三模式下,SCLK,BUSY之間的
    發(fā)表于 04-28 07:49

    使用PSoC? C3 ADC的16 S/H,如何為各個通道配置不同的采樣頻率?

    使用PSoC? C3 ADC 的 16 S/H,我們?nèi)绾螢楦鱾€通道配置不同的采樣頻率?
    發(fā)表于 04-21 07:10
    澳门| 霍林郭勒市| 凉城县| 天镇县| 台湾省| 昌吉市| 华容县| 寻甸| 信宜市| 岱山县| 丘北县| 许昌县| 阿城市| 永善县| 吴桥县| 东安县| 淳化县| 五寨县| 高安市| 崇左市| 康乐县| 涿鹿县| 确山县| 元阳县| 通渭县| 旅游| 绥棱县| 宁津县| 平果县| 遵义市| 达拉特旗| 莱阳市| 花垣县| 象州县| 芒康县| 靖远县| 肃北| 汤原县| 沂南县| 来凤县| 富源县|