74LS193芯片是同步四位二進(jìn)制可逆計(jì)數(shù)器,它具有雙時(shí)鐘輸入,并具有異步清零和異步置數(shù)等功能。
74ls193計(jì)數(shù)器工作原理:
193為可預(yù)置的十進(jìn)制同步加/減計(jì)數(shù)器,共有54193/74193,54LS193/74LS193兩種線路結(jié)構(gòu)形式。其主要電特性的典型值如下:
193的清除端是異步的。當(dāng)清除端(CLEAR)為高電平時(shí),不管時(shí)鐘端(CDOWN、CUP)狀態(tài)如何,即可完成清除功能。
193的預(yù)置是異步的。當(dāng)置入控制端(LOAD)為低電平時(shí),不管時(shí)鐘(CDOWN、CUP)的狀態(tài)如何,輸出端(QA-QD)即可預(yù)置成與數(shù)據(jù)輸入端(A-D)相一致的狀態(tài)。
193的計(jì)數(shù)是同步的,靠CDOWN、CUP同時(shí)加在4個(gè)觸發(fā)器上而實(shí)現(xiàn)。在CDOWN、CUP上升沿作用下QA-QD同時(shí)變化,從而消除了異步計(jì)數(shù)器中出現(xiàn)的計(jì)數(shù)尖峰。當(dāng)進(jìn)行加計(jì)數(shù)或減計(jì)數(shù)時(shí)可分別利用CDOWN或CUP,此時(shí)另一個(gè)時(shí)鐘應(yīng)為高電平。
當(dāng)計(jì)數(shù)上溢出時(shí),進(jìn)位輸出端(CARRY)輸出一個(gè)低電平脈沖,其寬度為CUP低電平部分的低電平脈沖;當(dāng)計(jì)數(shù)下溢出時(shí),錯(cuò)位輸出端(BORROW)輸出一個(gè)低電平脈沖,其寬度為CDOWN低電平部分的低電平脈沖。
當(dāng)把BORROW和CARRY分別連接后一級的CDOWN、CUP,即可進(jìn)行級聯(lián)。
74ls193引腳圖:

74LS193引腳圖
74ls193引腳說明:
-
BORROW錯(cuò)位輸出端(低電平有效)
-
CARRY進(jìn)位輸出端(低電平有效)
-
CDOWN減計(jì)數(shù)時(shí)鐘輸入端(上升沿有效)
-
CUP加計(jì)數(shù)時(shí)鐘輸入端(上升沿有效)
-
CLEAR異步清除端
-
A-D并行數(shù)據(jù)輸入端
-
LOAD異步并行置入控制端(低電平有效)
-
QA-QD輸出端
74ls193功能表:

74LS193功能表

-
二進(jìn)制
+關(guān)注
關(guān)注
2文章
809瀏覽量
43198 -
雙時(shí)鐘模式
+關(guān)注
關(guān)注
0文章
3瀏覽量
5844 -
異步清零法
+關(guān)注
關(guān)注
4文章
3瀏覽量
6913
發(fā)布評論請先 登錄
SN54LS181、SN54S181、SN74LS181、SN74S181算術(shù)邏輯單元/函數(shù)發(fā)生器詳解
SN54LS31和SN74LS31延遲元件:特性與應(yīng)用解析
MAX5304:8引腳μMAX封裝的10位電壓輸出DAC
MAX522:8引腳封裝的雙8位電壓輸出串行DAC
探索C8051F531:高性能20引腳汽車MCU的卓越表現(xiàn)
20位引腳可編程低功耗Σ-Δ ADC AD7781:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)
SN54LS422、SN54LS423、SN74LS422、SN74LS423可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器的特性與應(yīng)用
SN54LS422、SN54LS423、SN74LS422 和 SN74LS423 可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器詳解
SN54LS422、SN54LS423、SN74LS422、SN74LS423可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器解析
【Nordic隨筆】nRF5340引腳分配問題
PIC16F18026/46:功能豐富的14/20引腳微控制器深度解析
新品 | CoolSiC? MOSFET 1200V分立器件TO247-4引腳IMZA封裝
74ls193引腳圖及功能表
評論