哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet的IP新理念與設(shè)計(jì)工具

奇普樂(lè)芯片技術(shù) ? 來(lái)源:奇普樂(lè)芯片技術(shù) ? 作者:Chipuller ? 2022-10-26 17:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著半導(dǎo)體制程節(jié)點(diǎn)的持續(xù)演進(jìn),短溝道效應(yīng)以及量子隧穿效應(yīng)帶來(lái)的發(fā)熱、漏電等問(wèn)題愈發(fā)嚴(yán)重,追求經(jīng)濟(jì)效能的摩爾定律日趨放緩。

在此背景下,產(chǎn)業(yè)開(kāi)始轉(zhuǎn)向以先進(jìn)封裝為代表的新賽道,伴隨著先進(jìn)封裝而出現(xiàn)的第一個(gè)新概念就是Chiplet:

這些類似樂(lè)高積木一樣的功能模塊通過(guò)中介層(interposer)連接在一起,然后附著在封裝基底上。

c5f4645e-4620-11ed-96c9-dac502259ad0.jpg

英特爾的Foveros封裝技術(shù)就是采用這種思路,通過(guò)2.5D堆疊而實(shí)現(xiàn)不同chiplets的累加堆疊的集成。

Foveros將會(huì)在傳統(tǒng)無(wú)源中介層之上擴(kuò)展裸片堆疊模式,可以在CPU、圖像處理器AI加速器等高性能邏輯器件之上疊加存儲(chǔ)器。

這種技術(shù)可以將系統(tǒng)級(jí)芯片產(chǎn)品細(xì)分為許多不同的chiplets,其中I/O、SRAM電源電路都可以在一個(gè)基礎(chǔ)裸片上制造,然后在其上疊加高性能chiplets。

與傳統(tǒng)SoC相比,Chiplet的思想是將不同的小芯粒通過(guò)先進(jìn)封裝形成系統(tǒng)芯片;這也意味著,更為專業(yè)的設(shè)計(jì)工具對(duì)Chiplet未來(lái)生態(tài)的發(fā)展至關(guān)重要:

c6205028-4620-11ed-96c9-dac502259ad0.jpg

EDA設(shè)計(jì)流程圖

Chiplet因?yàn)樾枰喈悩?gòu)芯片和各類總線的加入,將會(huì)使得整個(gè)芯片的設(shè)計(jì)過(guò)程變得更加復(fù)雜:

相關(guān)半導(dǎo)體行業(yè)從業(yè)者就指出:在一個(gè)封裝只有幾百個(gè)I/O的時(shí)代,封裝設(shè)計(jì)者還有可能用試算表(Spreadsheet)來(lái)規(guī)劃I/O,但在動(dòng)輒數(shù)千甚至上萬(wàn)個(gè)I/O互連的先進(jìn)封裝設(shè)計(jì)中,這種方法不僅太耗時(shí),而且出錯(cuò)的機(jī)率很高。

基于資料庫(kù)的互連設(shè)計(jì),還有設(shè)計(jì)規(guī)則檢查(DRC),都將成為先進(jìn)封裝設(shè)計(jì)的標(biāo)準(zhǔn)工具。

此外,以往封裝業(yè)界習(xí)慣使用的Gerber檔格式,在先進(jìn)封裝時(shí)代或許將改成GDSII檔格式;整體來(lái)說(shuō),封裝業(yè)界所使用的工具,都會(huì)變得越來(lái)越像Fab跟IC設(shè)計(jì)者所使用的工具。

特別是,在芯片的整體設(shè)計(jì)之前:為了把SoC拆解成Chiplet,相關(guān)的EDA工具需要芯片設(shè)計(jì)人員更多協(xié)同。

不僅是RDL Netlist、線路布局(Place & Route)的工具需要更新,設(shè)計(jì)人員還需要更多設(shè)計(jì)模擬工具來(lái)解決多晶片所衍生的電源一致性(PI)、訊號(hào)一致性(SI)、電磁相容(EMC)、散熱(Thermal)等問(wèn)題。

首先EDA工具需要在芯片互聯(lián)接口的標(biāo)準(zhǔn)化方面進(jìn)行改進(jìn);其次是可擴(kuò)展性,Chiplet下芯片設(shè)計(jì)工程師需要同時(shí)對(duì)多個(gè)chiplets進(jìn)行布局和驗(yàn)證。

由于其需要采用堆疊方式進(jìn)行設(shè)計(jì),那么將十分考驗(yàn)散熱能力;對(duì)于EDA工具的要求就在于,如何保障不同chiplets間堆疊后產(chǎn)生的熱度不會(huì)損壞芯片。

相比之下,頭部EDA公司可能會(huì)略早發(fā)現(xiàn)這些挑戰(zhàn),不過(guò)由于行業(yè)都還在對(duì)此探索,因此不會(huì)有太大差距。

從當(dāng)下Chiplet的角度來(lái)看:在相關(guān)標(biāo)準(zhǔn)還沒(méi)完全確定,相關(guān)廠商提出的基礎(chǔ)能力和標(biāo)準(zhǔn)各不相同的前提下;相關(guān)頭部EDA公司在Chiplet領(lǐng)域是與國(guó)內(nèi)和海外公司共同推進(jìn)生態(tài)、制定標(biāo)準(zhǔn)的發(fā)展進(jìn)程,因此對(duì)于中國(guó)廠商來(lái)說(shuō)是一個(gè)機(jī)會(huì)。

就如作為全球排名第一的EDA解決方案供應(yīng)商,新思科技也在致力于與國(guó)內(nèi)的眾多芯片設(shè)計(jì)公司一同探索相關(guān)Chiplet解決方案:

新思科技中國(guó)區(qū)副總經(jīng)理朱勇強(qiáng)調(diào):要使Chiplet做到通用化,不僅需要類似于UCIe等協(xié)議的定義,還需要國(guó)內(nèi)外更多設(shè)計(jì)廠商的一同探索與發(fā)展;

新思科技對(duì)其保持一個(gè)歡迎的態(tài)度,如果將來(lái)標(biāo)準(zhǔn)能夠普及開(kāi)來(lái),對(duì)國(guó)內(nèi)的廠商更快地推出自己的Chiplet產(chǎn)品也是有益的。

當(dāng)然,相較于設(shè)計(jì)工具,Chiplet的IP新理念也至關(guān)重要。

一些半導(dǎo)體IP核以硅片的形式提供,IP即是chiplets,旨在以芯粒形式實(shí)現(xiàn)IP的“即插即用”和“重復(fù)利用”。

以解決原有先進(jìn)制程工藝芯片面臨的性能與成本的矛盾,并降低較大規(guī)模芯片的設(shè)計(jì)時(shí)間和風(fēng)險(xiǎn),實(shí)現(xiàn)從傳統(tǒng)SoC封裝的IP到先進(jìn)封裝中以獨(dú)立的chiplets形式呈現(xiàn)的IP。

c666aec4-4620-11ed-96c9-dac502259ad0.jpg

Chiplet的IP新理念

Chiplet的IP新理念在為芯片降低成本及加速產(chǎn)品迭代上至關(guān)重要:

如果在芯片設(shè)計(jì)階段,就將大規(guī)模的SoC按照不同的功能模塊分解為一個(gè)個(gè)的chiplets,那么部分chiplets則可以做到類似模塊化的設(shè)計(jì),而且可以重復(fù)運(yùn)用在不同的芯片產(chǎn)品當(dāng)中。

這樣可以極大降低芯片設(shè)計(jì)的難度和設(shè)計(jì)成本,同時(shí)也有利于后續(xù)產(chǎn)品的迭代,加速產(chǎn)品的上市周期。

Chiplet的IP新理念在為降低芯片設(shè)計(jì)難度及提升靈活性上至關(guān)重要:

對(duì)于很多SoC廠商來(lái)說(shuō),原來(lái)設(shè)計(jì)一款大型的SoC芯片時(shí),需要將大量第三方IP與自己的IP整合到一起,形成一個(gè)統(tǒng)一的SoC,然后采用同一個(gè)制程工藝進(jìn)行制造:

而如果采用Chiplet模式,芯片設(shè)計(jì)廠商可以直接選擇第三方的基于適合的工藝制程的以chiplets形式提供的IP,然后再通過(guò)先進(jìn)封裝技術(shù)將chiplets封裝在一起即可;這樣可以極大的降低芯片設(shè)計(jì)難度,提升靈活性和效率。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7756

    瀏覽量

    172193
  • SoC芯片
    +關(guān)注

    關(guān)注

    2

    文章

    674

    瀏覽量

    37275
  • DRC
    DRC
    +關(guān)注

    關(guān)注

    2

    文章

    157

    瀏覽量

    38328

原文標(biāo)題:從SoC走向Chiplet,設(shè)計(jì)工具及IP支持至關(guān)重要

文章出處:【微信號(hào):奇普樂(lè)芯片技術(shù),微信公眾號(hào):奇普樂(lè)芯片技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    算力爆發(fā)時(shí)代IP設(shè)計(jì)面臨哪些新挑戰(zhàn)

    生成式 AI、Chiplet、多Die 架構(gòu)、具身智能……新一輪計(jì)算浪潮正在深刻改變芯片設(shè)計(jì)方式,也對(duì)底層 IP 技術(shù)提出了前所未有的挑戰(zhàn)。
    的頭像 發(fā)表于 04-23 13:56 ?127次閱讀

    IP純凈度怎么查?

    不是出了問(wèn)題之后的補(bǔ)救措施?;?0分鐘查清楚,能避免后續(xù)大量時(shí)間的損失。 二、四個(gè)必查工具和對(duì)應(yīng)查什么 工具一:ipinfo.io 這是最基礎(chǔ)的IP信息查詢工具,能告訴你這個(gè)
    的頭像 發(fā)表于 04-03 15:52 ?701次閱讀

    如何突破AI存儲(chǔ)墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    的零誤碼與穩(wěn)定性 量產(chǎn)背書(shū)25+ 成功案例, 10+ 全球客戶證明方案的成熟度與商業(yè)可靠性 4. 戰(zhàn)略演進(jìn):從單一IPChiplet基礎(chǔ)設(shè)施平臺(tái)跨越奎芯科技不僅提供“設(shè)計(jì)藍(lán)圖”,更通過(guò)M2LINK
    發(fā)表于 01-29 17:32

    國(guó)產(chǎn)高性能ONFI IP解決方案全解析

    單一IPChiplet架構(gòu)? 接口解耦與異質(zhì)集成:奎芯通過(guò) M2LINK 等互聯(lián)方案,將高速接口IP與 IO Die 技術(shù)結(jié)合,實(shí)現(xiàn)了存儲(chǔ)接口與核心SoC的解耦,有效降低了客戶的設(shè)計(jì)壁壘。? 自主知識(shí)產(chǎn)權(quán):公司擁有超過(guò)100項(xiàng)
    發(fā)表于 01-13 16:15

    西門子PCB疊層設(shè)計(jì)工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款疊層設(shè)計(jì)工具,專注于管理和優(yōu)化您的 PCB 疊層。它能夠盡可能精確的輸出仿真疊層模型,這些模型基于真實(shí)材料特性而設(shè)計(jì),模擬實(shí)際制造要求并復(fù)刻制造過(guò)程中不可避免的偏差,整個(gè)過(guò)程均在簡(jiǎn)潔直觀的用戶界面中完成。
    的頭像 發(fā)表于 01-04 16:17 ?409次閱讀
    西門子PCB疊層設(shè)<b class='flag-5'>計(jì)工具</b>Z-planner Enterprise 2510版本的新增功能

    RUI Builder 圖形化UI設(shè)計(jì)工具

    RUI Builder 圖形化UI設(shè)計(jì)工具 該軟件為圖形化UI設(shè)計(jì)軟件,搭配瑞佑圖形處理器,輕松設(shè)計(jì)UI界面!主要特色功能: 在PC上直接設(shè)計(jì)界面,再生成UI渲染源碼(.c),程序中直接引用即可
    發(fā)表于 12-12 20:14

    簡(jiǎn)單認(rèn)識(shí)eSchema電路設(shè)計(jì)工具

    eSchema電路設(shè)計(jì)工具作為一款面向?qū)I(yè)IC設(shè)計(jì)者的綜合解決方案,通過(guò)集成原理圖設(shè)計(jì)、電氣規(guī)則檢查(ERC)及SPICE網(wǎng)表生成功能,構(gòu)建了從概念驗(yàn)證到仿真分析的高效閉環(huán),為復(fù)雜芯片設(shè)計(jì)提供了可靠的技術(shù)支撐。
    的頭像 發(fā)表于 11-17 10:22 ?751次閱讀
    簡(jiǎn)單認(rèn)識(shí)eSchema電路設(shè)<b class='flag-5'>計(jì)工具</b>

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    來(lái)源:內(nèi)容來(lái)自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對(duì)芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開(kāi)始規(guī)劃基于芯片的設(shè)計(jì),也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?526次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    新思科技攜手AMD革新芯片設(shè)計(jì)流程

    新思科技同時(shí)提供涵蓋系統(tǒng)設(shè)計(jì)、驗(yàn)證與確認(rèn)的全套解決方案,包括架構(gòu)探索、早期軟件開(kāi)發(fā)以及軟硬件系統(tǒng)驗(yàn)證和確認(rèn)等工具。這些工具和技術(shù)發(fā)揮著關(guān)鍵作用,能夠支持AMD等客戶在先進(jìn)芯片開(kāi)發(fā)中實(shí)施(他們的)創(chuàng)新理念。
    的頭像 發(fā)表于 08-11 16:20 ?2071次閱讀

    技術(shù)資訊 I Allegro X PCB 設(shè)計(jì)工具新增功能一覽

    迭代升級(jí)是PCB和封裝設(shè)計(jì)領(lǐng)域的常態(tài),因此,要想時(shí)刻走在創(chuàng)新前沿,就需借助業(yè)界標(biāo)準(zhǔn)的工具及其最新的功能。AllegroXPCB設(shè)計(jì)工具簡(jiǎn)化工作流程,提升效率,助力創(chuàng)新設(shè)計(jì)成為可能,讓您以一流的速度
    的頭像 發(fā)表于 07-11 16:31 ?2058次閱讀
    技術(shù)資訊 I Allegro X PCB 設(shè)<b class='flag-5'>計(jì)工具</b>新增功能一覽

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是 FPGA 領(lǐng)域首次引入大模型 AI 助手,為 FPGA 工程師提供前所未有的智能交互體驗(yàn)。
    的頭像 發(fā)表于 06-06 17:06 ?1752次閱讀

    ReviewHub:實(shí)現(xiàn)Booster與設(shè)計(jì)工具端無(wú)縫鏈接的評(píng)審協(xié)作平臺(tái)

    在電子產(chǎn)品設(shè)計(jì)與質(zhì)量管理中,跨部門的高效評(píng)審協(xié)作至關(guān)重要。傳統(tǒng)線下評(píng)審方式因時(shí)間、地點(diǎn)和信息孤島等限制,效率低下且易出錯(cuò)。ReviewHub作為一款貫穿Booster與設(shè)計(jì)工具端的線上評(píng)審平臺(tái),憑借
    的頭像 發(fā)表于 06-04 11:46 ?992次閱讀
    ReviewHub:實(shí)現(xiàn)Booster與設(shè)<b class='flag-5'>計(jì)工具</b>端無(wú)縫鏈接的評(píng)審協(xié)作平臺(tái)

    安森美WebDesigner+設(shè)計(jì)工具使用心得

    WebDesigner+ 設(shè)計(jì)工具完成120W DC-DC隔離電源設(shè)計(jì)、通過(guò)Elite Power仿真工具,簡(jiǎn)化125KW 儲(chǔ)能系統(tǒng)設(shè)計(jì),今天分享的試用報(bào)告聚焦WebDesigner工具,一起來(lái)了解下。
    的頭像 發(fā)表于 05-16 15:19 ?1057次閱讀
    安森美WebDesigner+設(shè)<b class='flag-5'>計(jì)工具</b>使用心得

    基于8051 IP調(diào)試器設(shè)計(jì)方案

    8051 IP調(diào)試器是一種對(duì)基于8051指令系統(tǒng)的IP核進(jìn)行調(diào)試的軟硬件結(jié)合工具,需要與集成開(kāi)發(fā)環(huán)境(IDE)結(jié)合使用。
    的頭像 發(fā)表于 05-07 11:37 ?1256次閱讀
    基于8051 <b class='flag-5'>IP</b>調(diào)試器設(shè)計(jì)方案

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華芯邦如何通過(guò)技術(shù)積累推動(dòng)中國(guó)從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?1074次閱讀
    永清县| 化德县| 五河县| 张家港市| 诏安县| 新民市| 柯坪县| 通江县| 晋江市| 峨山| 青川县| 安福县| 米泉市| 保康县| 司法| 马龙县| 双鸭山市| 沙湾县| 丰县| 贵阳市| 长治市| 天全县| 三河市| 保靖县| 图木舒克市| 大同县| 平江县| 台东县| 铁岭市| 固始县| 广南县| 沁源县| 闵行区| 湖北省| 霍州市| 新建县| 深圳市| 马龙县| 塔城市| 繁峙县| 虎林市|