哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity軟件安裝教程與Efinity入門使用教程 大牛手把手教程

XL FPGA技術(shù)交流 ? 來源:XL FPGA技術(shù)交流 ? 作者: XL FPGA技術(shù)交流 ? 2024-05-20 17:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.軟件安裝教程

step1:安裝Python,注意勾選“Add Python 3.7 to PATH” (2022版本及以后直接跳過該步驟)

注意:從2021.1就不需要單獨(dú)安裝python了,軟件安裝時(shí)會(huì)自己安裝python3.8,也不需要下載。

595d6596-f152-11ee-b759-92fbcf53809c.png

step2:安裝efinity。該步驟比較簡(jiǎn)單,一路選擇Next,或者勾選同意。

5973ad9c-f152-11ee-b759-92fbcf53809c.png

stpe3:安裝補(bǔ)丁。如果所選擇的版本有補(bǔ)丁則安裝補(bǔ)丁,如果沒有則不必。

如果需要安裝補(bǔ)丁,則打開補(bǔ)丁文件夾,運(yùn)行里面的run.bat文件。

59888fbe-f152-11ee-b759-92fbcf53809c.png

輸入y,按任意鍵退出。

59949d72-f152-11ee-b759-92fbcf53809c.png

如果安裝失敗,可能是軟件沒有關(guān)閉或者軟件沒有安裝在默認(rèn)路徑下。打開run.bat文件,里面的路徑默認(rèn)是

set DEFAULT_EFINITY_PATH=C:Efinity2022.2。

修改成自己的Efinity軟件安裝路徑即可。

stpe4:安裝下載器驅(qū)動(dòng)。注意該步驟要插入下載器才可以檢測(cè)到相應(yīng)的下載器信息。

(1)打開zadig,

(2)選擇Options中l(wèi)ist all devices,

(3)勾掉Options中Ignore Hubs or Composite parents

(4)選擇相應(yīng)驅(qū)動(dòng);

(5)Driver中選擇libusbk替換現(xiàn)有驅(qū)動(dòng);

599bf1a8-f152-11ee-b759-92fbcf53809c.png

另外也可以通過YLS_DL驅(qū)動(dòng)直接安裝。這種方式更簡(jiǎn)單,也是推薦的方式。請(qǐng)參考下載器安裝。

注意:zadig的版本使用2.8或者以后的版本,舊的2.5版本會(huì)存在更換下載器的USB口需要重新安裝驅(qū)動(dòng)的情況。

step5:安裝gtkwave

gtkwave的作用是用于在線調(diào)試。把gtkwave解壓到efinty安裝路徑下,然后添加環(huán)境變量,在變量path中添加gtkwave所在路徑,如“C:Efinitygtkwave64bin”保存即可以。

59b4e456-f152-11ee-b759-92fbcf53809c.png

59d87b64-f152-11ee-b759-92fbcf53809c.png

注意:在安裝完成Efinity之后,有些電腦在使用軟件時(shí)可能存在各種問題。請(qǐng)務(wù)必按照Efinity Software InstallationUser Guide中的指導(dǎo)安裝一些庫文件。只要按照下面的要求去安裝可以解決大部分問題。

59ebb986-f152-11ee-b759-92fbcf53809c.png

=================================

2、常見問題總結(jié)

(1)The installer has encountered an unexpected error installing this package . This may indicate a problem with this package. The error code is 2503

5a889ba2-f152-11ee-b759-92fbcf53809c.png

Python安裝過程報(bào)錯(cuò)The error code is 2503的解決方案_谷哥的小弟的博客-CSDN博客

網(wǎng)上有一篇 Python安裝過程報(bào)錯(cuò)The error code is 2503的解決方案 ,原文鏈接如下:

原文鏈接:https://blog.csdn.net/lfdfhl/article/details/105639792

(2)zadig安裝失敗

5a9bae68-f152-11ee-b759-92fbcf53809c.png

5b126cf6-f152-11ee-b759-92fbcf53809c.png

Zadig提示:system policy has been modified to reject unsigned drivers

以管理員身份運(yùn)行zadig

說明:可能與別的驅(qū)動(dòng)有沖突。

也可能是系統(tǒng)問題。

(3)軟件打開時(shí)指示IPC 沒有連接

安裝VC_redist.x64。相應(yīng)的安裝文件可以找FAE或者按照Efinity Software Installation User Guide中提供的鏈接自行下載。

(4)Efinity軟件打不開

可能是安裝了自己的字體。

說明(1)完整軟件安裝過程;

(2)補(bǔ)充軟件安裝可能存在的問題。

(5)Efinity單獨(dú)安裝programmer報(bào)錯(cuò)

報(bào)錯(cuò)如下:

Error: could not find USB backend,cannot perfom any USB operations。

5b18c632-f152-11ee-b759-92fbcf53809c.png

最近老是碰到客戶單獨(dú)安裝programmer會(huì)報(bào)錯(cuò)的現(xiàn)象。經(jīng)過AE提示發(fā)現(xiàn),在efinity-installation.pdf安裝文檔中也有說明:?jiǎn)为?dú)安裝programmer時(shí)是要安裝x86和x64的Microsoft Visual C++。

5b318a0a-f152-11ee-b759-92fbcf53809c.png





Efinity入門使用教程

1、 軟件預(yù)設(shè)置 2、新建工程 3、添加源文件 4、添加管腳約束 5、添加GPIO 6、PLL設(shè)置 7、添加debug 8、下載 9、仿真 軟件預(yù)設(shè)置。

f8cf483e-f089-11ee-b759-92fbcf53809c.png

f8ea3608-f089-11ee-b759-92fbcf53809c.png

選項(xiàng) 說明
Usereditor 一般軟件自帶的編輯器功能有限,而外部編輯器功能要強(qiáng)大很多。所以建議大家使用外部編輯器。在User editor中輸入編輯器的路徑。
Use user editor as default editor for all files。 如果希望每次點(diǎn)擊文件時(shí)是通過外部編輯器打開的,可以勾選Use user editor as default editor for all files。反之,如果希望使用自帶編輯器打開則不用勾選。
Top level project path 指定新建工程目錄。
Enable flow data integrity check
Open last project on startup 如果勾選此選擇,會(huì)打開上次關(guān)閉的工程
openfile usingdefault system application
Use lastwindow layoutsetting 使用上次軟件關(guān)閉時(shí)的窗口布局。
Auto-correct Tcl command 在tcl命令窗口中輸入命令時(shí)可以自動(dòng)修改存在的錯(cuò)誤。
Auto-loadPlace andRoute data 打開軟件是自動(dòng)加載布局布線的數(shù)據(jù)。建議關(guān)閉。
Migrate interfacedesign withdevicechange 修改器件時(shí),interface desiger中的配置也要修改。
EnableIP upgrades prompt on project load 用新版本打開老的軟件建的工程時(shí),打開該選項(xiàng)會(huì)提示IP需要更新,如果不想更新IP可以關(guān)閉這個(gè)選項(xiàng)。

點(diǎn)擊preference,把Auto-load Place and route data前面的對(duì)勾去掉。其目的是為了防止軟件打開工程時(shí)加載時(shí)間太長(zhǎng)。 如果需要加載數(shù)據(jù)可以點(diǎn)擊Load Place and Route Data

f9032960-f089-11ee-b759-92fbcf53809c.png

新建工程

Step1:點(diǎn)擊設(shè)置

Step2:在Top level project path中輸入路徑

Step3:點(diǎn)擊File -> Open Project,路徑會(huì)指向step2中設(shè)置的路徑

注意:易靈思的工程名為.xml,而不是.peri.xml,.peri.xml用于存放interface designer中的參數(shù)設(shè)置。

f91dc536-f089-11ee-b759-92fbcf53809c.png

Stp1:File -->Create Project Stp2:在Project Editor中選擇路徑并輸入工程名 Stp3:選擇器件(家族)及速率等級(jí)

f9363666-f089-11ee-b759-92fbcf53809c.png

輸入top module/Entity 注意:如果沒有輸入top module名,軟件會(huì)自己選擇top module,編輯結(jié)果不正確。

f9450a1a-f089-11ee-b759-92fbcf53809c.png

把retiming和seq_opt設(shè)置為0

f96cb894-f089-11ee-b759-92fbcf53809c.png

點(diǎn)擊ok,新建工程完成。

添加源文件

方法1:選擇Design右擊,點(diǎn)擊Create 方法2:自己建立文件,添加文件到工程: Stp1:選擇Design右擊,點(diǎn)擊Add

f97ded8a-f089-11ee-b759-92fbcf53809c.png

方法1:選擇Design右擊,點(diǎn)擊Add 方法2:Project Editoràadd file Efinity還可以添加整個(gè)文件夾的文件,如圖選copy to project

f992762e-f089-11ee-b759-92fbcf53809c.png

管腳約束

這里我們以一個(gè)LED點(diǎn)燈為例,代碼如下:

f9b7d338-f089-11ee-b759-92fbcf53809c.png

Efinty是通過interface designer工具來設(shè)置IO等和外設(shè)相關(guān)的接口電氣屬性的。Interface designer操作界面的打開通過下面的Open Interface Desinger來實(shí)現(xiàn)。

f9cb931e-f089-11ee-b759-92fbcf53809c.png

Core 與interface的關(guān)系

Eifinty采用的把邏輯資源和硬核資源分開的架構(gòu),代碼部分只針對(duì)邏輯資源,也就是我們這里提到的Core,而IO及其他硬核部分的配置在interface Designer工具中。下圖是interface與Core的關(guān)系,它們之間通過被稱作Siganl Interface的連線資源實(shí)現(xiàn)互聯(lián)。

因?yàn)榱?xí)慣問題,使用者在最初一定會(huì)存在一些問題,但是習(xí)慣之后它也是有不少優(yōu)勢(shì)存在的。比如說,在前期的硬件設(shè)計(jì)中,只需要在Interface Designer中添加已添加的IO及其他需要的硬件接口,并通過一鍵檢測(cè)就可以很清楚的知道與外設(shè)的連接是否合理,不需要考慮內(nèi)部因?yàn)闆]有完整的程序而可能被優(yōu)化的風(fēng)險(xiǎn)。另外有些interface的選項(xiàng)在修改之后可以不需要先編譯而直接生成數(shù)據(jù)流。

f9d83420-f089-11ee-b759-92fbcf53809c.png

interface與core的關(guān)系

f9ff5898-f089-11ee-b759-92fbcf53809c.png

interface界面

Bank電壓的設(shè)置

告訴軟件FPGA目前的bank電壓,硬件電路的bank電壓要和interface中的一致,如果電壓設(shè)置不一致可能存在長(zhǎng)時(shí)間運(yùn)行致使芯片失效。設(shè)置位置在Device Setting -->I/O Banks

fa135802-f089-11ee-b759-92fbcf53809c.png

添加GPIO

Step1:右鍵選擇GPIO

Step2:根據(jù)選擇的是單線還是多線來選擇Create Block還是Create Bus

Step3:編輯IO屬性,IO屬性如下:

選項(xiàng) 選擇 說明
Mode Input,
output,
inout,
clkout
Input:把FPGA管腳設(shè)置為輸入;
Output:把FPGA管腳設(shè)置為輸出;
Inout:把FPGA管腳設(shè)置為雙向管腳;
Clkout:把FPGA管腳設(shè)置為時(shí)鐘輸出
Connection Type Normal,gclk,pll_clkin,VREF gclk走全局時(shí)鐘網(wǎng)線,可以驅(qū)動(dòng)PLL也可以直接驅(qū)動(dòng)內(nèi)部邏輯
用于普通的GPIO;
PLL_CLKIN表示這個(gè)IO是用于驅(qū)動(dòng)PLL的;
用于存儲(chǔ)器的參考管腳
Register Option None,register 是否添加IO寄存器,推薦添加。
I/O Standard 3.3v,1.8v,1.2V,1.5v 設(shè)置IO的電平
Double Data I/O Option None,normal,resync 是否設(shè)置IO為雙延采樣
Clock 當(dāng)打開IO寄存器時(shí)需要添加指定寄存器的時(shí)鐘
Drive Strength 1,2,3,4 設(shè)置輸出IO的驅(qū)動(dòng)能力
Enable Slew Rate Yes,no 是否命名能slew rate

fa27f884-f089-11ee-b759-92fbcf53809c.png

右鍵添加GPIO 針對(duì)上面的工程我們的參數(shù)設(shè)置如下: (1)Mode 設(shè)置為input (2) I/O Standard根據(jù)所在的Bank來選擇電壓 Instacne Name: clk Connection Type : pll_clkin

fa4452b8-f089-11ee-b759-92fbcf53809c.png

以arst_n為例 : Mode : input I/O standard :根據(jù)所在bank及bank電壓設(shè)置 Connection Type: normal Register Option: none

fa614198-f089-11ee-b759-92fbcf53809c.png

以4位輸出的led為例: (1)Name :o_led (3)位寬從3到0 Mode: output

fa7ffcbe-f089-11ee-b759-92fbcf53809c.png

PLL設(shè)置 PLL是FPGA內(nèi)部常用的配置項(xiàng)。Ti60F225有4個(gè)PLL,如下圖所示,分別為PLL_BL,PLL_TL,PLL_TR和PLL_BR。

Instance Name 用戶定義
PLLResourec
Output ClockInversion on,off 翻轉(zhuǎn)時(shí)鐘輸出
ConnectionType gclk,
rclk
時(shí)鐘類型
Clock Source External,
Dynamic,Core
External指時(shí)鐘通過IO驅(qū)動(dòng);Dynamic:支持多路時(shí)鐘選擇;Core:時(shí)鐘通參考通過core供給
Automated clock
Calculation
打開時(shí)鐘計(jì)算和設(shè)置窗口

fa946ce4-f089-11ee-b759-92fbcf53809c.png

針對(duì)上面的工程,我們的參數(shù)設(shè)置如下: 右擊PLL ->add Block Instance Name:根據(jù)需要輸入 PLL Resource:PL_TR0 Clock Source: external,core,dynamic External Clock :External Clock

fac24fa6-f089-11ee-b759-92fbcf53809c.png

IO分配

fae039c6-f089-11ee-b759-92fbcf53809c.png

點(diǎn)擊Show/Hide GPIO Resource Assigner,在Package Pin或者Resoure位置輸入管腳。

faef0d0c-f089-11ee-b759-92fbcf53809c.png

檢測(cè)Interface設(shè)計(jì)是否存在問題。

fb060426-f089-11ee-b759-92fbcf53809c.png

保存設(shè)置,點(diǎn)擊Check Design,檢查interface是否存在問題。

再點(diǎn)Generate Efinity Constraint Files,我們就可以在Result --> interface下面看到生成一些文件。通過xxx_template.v復(fù)制例化接口

fb17a190-f089-11ee-b759-92fbcf53809c.png

添加約束

添加約束的目的是為了告訴FPGA你的設(shè)計(jì)指標(biāo)及運(yùn)行情況。在上面的生成約束之后,在Result àxx.sdc中提供約束參考(請(qǐng)注意該文件不能直接添加到工程中,需要熱復(fù)制到別的指定目錄),對(duì)于gclk時(shí)鐘需要手動(dòng)添加約束的時(shí)鐘周期,對(duì)于PLL生成的時(shí)鐘已經(jīng)約束完整。

編譯完成之后可以查看時(shí)序報(bào)告,也可以通過routing àxx.timing.rpt來查看路徑詳細(xì)延時(shí)信息,如果想查看更可以通過指令來打印或者通過print_critical_path來控制打印的路徑數(shù)量 。

fb372c2c-f089-11ee-b759-92fbcf53809c.png

fb529e80-f089-11ee-b759-92fbcf53809c.png

編譯

點(diǎn)擊dashboard中Toggle Automated Flow來設(shè)置是單步還是全程編譯(暗色是單步),下面是綜合,布局,布線,生成數(shù)據(jù)流,stop的相應(yīng)按鍵。軟件左下角會(huì)的編譯進(jìn)行提示編譯進(jìn)程。

fb694b80-f089-11ee-b759-92fbcf53809c.png

添加debug

點(diǎn)擊Open Debugger Wizard

(1)設(shè)置Buffer Depth

(2)Input Pipeline Stage

(3)Capture control

(4)JTAG USER TAP

(5)修改時(shí)鐘域

(6)Probe Type

fb8ba90a-f089-11ee-b759-92fbcf53809c.png

fb9b7c04-f089-11ee-b759-92fbcf53809c.png

觸發(fā)條件的設(shè)置

捕獲設(shè)置:

?觸發(fā)位置

?分段數(shù)量

?窗口嘗試

fba515fc-f089-11ee-b759-92fbcf53809c.png

下載程序 配置方式.易靈思的FPGA支持以下幾種配置方式。

主動(dòng)模式(SPI Active)— AS模式 通過SPI專用插座在線燒寫FLASH,F(xiàn)LASH離線燒寫好了再焊接,F(xiàn)PGA自己主動(dòng)通過從非易失性的SPI FLASH讀取bit流進(jìn)行加載,支持X1 X2 X4,x8(不同的FPGA支持的位寬有區(qū)別)
被動(dòng)模式(SPI Passive)— PS模式 上位機(jī)或者MCU通過SPI接口向FPGA發(fā)送bit流文件,對(duì)FPGA進(jìn)行加載 ?支持X1 X2 X8 X16 X32
JTAG模式 上位機(jī)通過JTAG口將bit流文件發(fā)送到FPGA,對(duì)FPGA進(jìn)行加載
SPI Active using JTAG bridge — Bridge模式 通過FPGA的JTAG口燒寫和FPGA連接的SPI FLASH

另外需要注意JTAG配置使用bit文件,Flash配置使用hex文件,配置過程中需要注意讀取正常的ID,燒寫flash可以勾去VerIfy After Programming節(jié)省時(shí)間

fbd2a526-f089-11ee-b759-92fbcf53809c.png

fbe63974-f089-11ee-b759-92fbcf53809c.png

仿真

易靈思為所有IP提供了仿真模型

以FIFO為例,在工具欄中選擇IP Catalog

Open IP Callog ->Memory ->FIFO->以默認(rèn)參數(shù)生成IP 找到IP生成路徑下的Testbench文件夾。把modelsim路徑轉(zhuǎn)向該文件夾(注意路徑方向“/”) 運(yùn)行do sim.do

fc9289d6-f089-11ee-b759-92fbcf53809c.png

另外 關(guān)于interfce Designer接口的仿真模型在路徑C:Efinity2023.1ptsim_modelsVerilog下。

fcabd530-f089-11ee-b759-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • python
    +關(guān)注

    關(guān)注

    58

    文章

    4882

    瀏覽量

    90274
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    射頻頭壞了只能扔?手把手教你維修排查TNC插頭,干貨值得收藏!

    射頻接頭壞了只能剪掉重做?未必!本文由電蜂優(yōu)選(elecbee)專家親授,深度拆解 TNC 插頭的維修排查全流程。從中心針偏移糾偏、氧化層化學(xué)清理到組裝式接頭的無損重組,手把手教你如何通過 VNA
    的頭像 發(fā)表于 04-14 17:12 ?45次閱讀
    射頻頭壞了只能扔?<b class='flag-5'>手把手</b>教你維修排查TNC插頭,干貨值得收藏!

    《TEC 溫控為什么總是超調(diào)?手把手調(diào) PID》

    大,越調(diào)越晃。 二、手把手 PID 整定流程(最簡(jiǎn)單、最實(shí)用) **順序口訣:先 P → 關(guān) I → 微 D 1?? 只開 P,I=0,D=0 慢慢加大 P,直到溫度 剛好不震蕩、勉強(qiáng)貼近設(shè)定值 。 2
    發(fā)表于 03-24 14:49

    迅為Hi3403開發(fā)板極速啟航 | 手把手帶你玩轉(zhuǎn)核心例程,輕松上手AI視覺!

    迅為Hi3403開發(fā)板極速啟航 | 手把手帶你玩轉(zhuǎn)核心例程,輕松上手AI視覺!
    的頭像 發(fā)表于 11-19 13:56 ?1816次閱讀
    迅為Hi3403開發(fā)板極速啟航 | <b class='flag-5'>手把手</b>帶你玩轉(zhuǎn)核心例程,輕松上手AI視覺!

    【迅為RK3568開發(fā)板NPU實(shí)戰(zhàn)】別再閑置你的NPU!手把手教你玩轉(zhuǎn)RKNN-Toolkit2 的使用

    【迅為RK3568開發(fā)板NPU實(shí)戰(zhàn)】別再閑置你的NPU!手把手教你玩轉(zhuǎn)RKNN-Toolkit2 的使用
    的頭像 發(fā)表于 11-11 14:21 ?1443次閱讀
    【迅為RK3568開發(fā)板NPU實(shí)戰(zhàn)】別再閑置你的NPU!<b class='flag-5'>手把手</b>教你玩轉(zhuǎn)RKNN-Toolkit2 的使用

    【RK3568 NPU實(shí)戰(zhàn)】別再閑置你的NPU!手把手帶你用迅為資料跑通Android AI檢測(cè)Demo,附完整流程與效果

    【RK3568 NPU實(shí)戰(zhàn)】別再閑置你的NPU!手把手帶你用迅為資料跑通Android AI檢測(cè)Demo,附完整流程與效果
    的頭像 發(fā)表于 11-10 15:58 ?1217次閱讀
    【RK3568 NPU實(shí)戰(zhàn)】別再閑置你的NPU!<b class='flag-5'>手把手</b>帶你用迅為資料跑通Android AI檢測(cè)Demo,附完整流程與效果

    手把手教你AT指令A(yù)PN設(shè)置:專網(wǎng)連接零門檻!

    無論你的技術(shù)背景如何,本教程都將以手把手的方式,拆解AT指令A(yù)PN設(shè)置的全流程。專網(wǎng)連接不再是門檻,即刻開啟自主配置之旅! APN是設(shè)備連接到運(yùn)營(yíng)商網(wǎng)絡(luò)的“身份證” ——當(dāng)設(shè)備插入SIM卡并注冊(cè)到
    的頭像 發(fā)表于 09-04 14:40 ?1324次閱讀
    <b class='flag-5'>手把手</b>教你AT指令A(yù)PN設(shè)置:專網(wǎng)連接零門檻!

    Efinity RISC-V IDE入門使用-5

    一、Efinity工程 io_memoryClk是與存儲(chǔ)器接口共用的時(shí)鐘,需要連接正確。 UART 由于鈦金系列是有片上晶振的,所以有些客戶可能會(huì)選擇片上晶振作為SOC的系統(tǒng)時(shí)鐘或者選擇片上晶振作
    的頭像 發(fā)表于 07-23 12:42 ?4964次閱讀
    <b class='flag-5'>Efinity</b> RISC-V IDE<b class='flag-5'>入門</b>使用-5

    RT-Thread Nano硬核移植指南:手把手實(shí)現(xiàn)VGLite圖形驅(qū)動(dòng)適配 | 技術(shù)集結(jié)

    VGLite是NXP提供的輕量級(jí)2D圖形API,本文將手把手帶你實(shí)現(xiàn)VGLite圖形驅(qū)動(dòng)適配RT-Thread。文章分為上、下兩篇,將手把手教您移植。上篇對(duì)RT-ThreadNano內(nèi)核與Finsh組件進(jìn)行移植,下篇?jiǎng)t教您改寫SDK中的VGLite代碼以將其適配到RT-T
    的頭像 發(fā)表于 07-17 14:40 ?3580次閱讀
    RT-Thread Nano硬核移植指南:<b class='flag-5'>手把手</b>實(shí)現(xiàn)VGLite圖形驅(qū)動(dòng)適配 | 技術(shù)集結(jié)

    programmer下載常見問題總結(jié)-v14

    一、通過命令行燒寫 參考文檔Efinity Programmer User Guide部分,內(nèi)容如下: 具體操作如下: Efinity版本?:2024.2 安裝路徑:?C:Efinity
    的頭像 發(fā)表于 07-13 17:17 ?1246次閱讀
    programmer下載常見問題總結(jié)-v14

    【教程】零基礎(chǔ)!手把手教你使用STM32F4進(jìn)行E22-400T22S編程通信

    零基礎(chǔ)搭建本次實(shí)驗(yàn)將會(huì)使用到的軟件是Keil和STM32CubeMX,沒有這兩個(gè)軟件沒有請(qǐng)?jiān)诰W(wǎng)上自行下載。本章節(jié)零基礎(chǔ)手把手教會(huì)你搭建最快捷、最簡(jiǎn)單的STM32代碼
    的頭像 發(fā)表于 07-03 19:32 ?1764次閱讀
    【教程】零基礎(chǔ)!<b class='flag-5'>手把手</b>教你使用STM32F4進(jìn)行E22-400T22S編程通信

    programmer下載常見問題總結(jié)-v11

    一、通過命令行燒寫 參考文檔Efinity Programmer User Guide部分,內(nèi)容如下: 具體操作如下: Efinity版本?:2024.2 安裝路徑:?C:Efinity
    的頭像 發(fā)表于 06-14 17:34 ?1320次閱讀
    programmer下載常見問題總結(jié)-v11

    programmer下載常見問題總結(jié)-v13

    一、通過命令行燒寫 參考文檔Efinity Programmer User Guide部分,內(nèi)容如下: 具體操作如下: Efinity版本?:2024.2 安裝路徑:?C:Efinity
    的頭像 發(fā)表于 06-12 09:33 ?1098次閱讀
    programmer下載常見問題總結(jié)-v13

    Efinity debuger常見問題總結(jié)-v4

    ? 把燒寫文件和json文件提供給他人進(jìn)行調(diào)試 該方法是在不需要要提供源文件的情況下可以提供給別進(jìn)行debuger用的。但是也要有以下準(zhǔn)備: (1)安裝efinity; (2)安裝gtkwave
    的頭像 發(fā)表于 06-10 10:43 ?1475次閱讀
    <b class='flag-5'>Efinity</b> debuger常見問題總結(jié)-v4

    手把手教你如何調(diào)優(yōu)Linux網(wǎng)絡(luò)參數(shù)

    在高并發(fā)網(wǎng)絡(luò)服務(wù)場(chǎng)景中,Linux內(nèi)核的默認(rèn)網(wǎng)絡(luò)參數(shù)往往無法滿足需求,導(dǎo)致性能瓶頸、連接超時(shí)甚至服務(wù)崩潰。本文基于真實(shí)案例分析,從參數(shù)解讀、問題診斷到優(yōu)化實(shí)踐,手把手教你如何調(diào)優(yōu)Linux網(wǎng)絡(luò)參數(shù),支撐百萬級(jí)并發(fā)連接。
    的頭像 發(fā)表于 05-29 09:21 ?1147次閱讀

    正點(diǎn)原子Linux系列全新視頻教程來啦!手把手教你MP257開發(fā)板,讓您輕松入門!

    正點(diǎn)原子Linux系列全新視頻教程來啦!手把手教你MP257開發(fā)板,讓您輕松入門! 一、視頻觀看 正點(diǎn)原子手把手教你學(xué)STM32MP257-第1期:https://www.bilibili.com/video/BV1UtEiz
    發(fā)表于 05-16 10:42
    库车县| 昌黎县| 澳门| 怀宁县| 根河市| 尼勒克县| 汉中市| 淅川县| 万全县| 蓬安县| 太谷县| 普宁市| 寻甸| 西平县| 沿河| 商水县| 长白| 穆棱市| 衢州市| 施秉县| 七台河市| 汶川县| 凤山市| 偏关县| 兴国县| 泸溪县| 焉耆| 大化| 翁牛特旗| 铅山县| 陆川县| 古蔺县| 乌恰县| 阿拉善盟| 铜鼓县| 涪陵区| 纳雍县| 平安县| 合作市| 秦安县| 合阳县|