11月20日,2025集成電路發(fā)展論壇(成渝)暨三十一屆集成電路設(shè)計(jì)業(yè)展覽會(huì)(ICCAD-Expo 2025)在成都正式啟幕。
巨霖科技創(chuàng)始人孫家鑫受邀出席高峰論壇,并發(fā)表題為《Sign-Off Design with SIDesigner》的主旨演講。聚焦跨域(電磁+電路+系統(tǒng))仿真的復(fù)雜需求,孫家鑫系統(tǒng)性地闡述了巨霖科技在SI、PI(Signal Integrity/Power Integrity)領(lǐng)域的思考與實(shí)踐路徑。
后摩爾時(shí)代:系統(tǒng)級(jí)性能瓶頸
在數(shù)據(jù)洪流與算力需求持續(xù)驅(qū)動(dòng)的后摩爾時(shí)代,系統(tǒng)性能的邊界日益取決于信號(hào)與電源的傳輸質(zhì)量。高速接口的普及與Chiplet等先進(jìn)封裝技術(shù)的興起,使得從芯片、封裝到板級(jí)的協(xié)同設(shè)計(jì)與精準(zhǔn)簽核變得至關(guān)重要。
傳統(tǒng)點(diǎn)工具在跨域仿真中往往存在精度斷裂與流程割裂,難以應(yīng)對(duì)多物理場耦合的復(fù)雜性,系統(tǒng)級(jí)SI/PI問題已成為制約產(chǎn)品性能與研發(fā)效率的核心瓶頸。“EDA產(chǎn)業(yè)需要?jiǎng)?chuàng)新以解決開發(fā)者碰到的問題。尤其是在當(dāng)前國際競合關(guān)系下,面向未來打造適合的EDA工具尤為重要。”孫家鑫認(rèn)為。
SI/PI:高保真數(shù)據(jù)傳輸?shù)暮诵?/p>
面對(duì)這一挑戰(zhàn),巨霖科技以SI/PI作為打造未來EDA工具的戰(zhàn)略支點(diǎn)。SI/PI是保障高保真數(shù)據(jù)傳輸、決定系統(tǒng)穩(wěn)定性的物理基石,并貫穿芯片、封裝與系統(tǒng)設(shè)計(jì)全鏈路,成為實(shí)現(xiàn)“設(shè)計(jì)即正確”理念的關(guān)鍵。

基于此,巨霖以Golden級(jí)別精度的TRUE-SPICE仿真內(nèi)核為引擎,構(gòu)建了業(yè)界領(lǐng)先的一站式SI/PI電路仿真與簽核平臺(tái)SIDesigner,致力于在高速、高密度設(shè)計(jì)的源頭確保信號(hào)與電源的完整性。
一站式系統(tǒng)級(jí)SI/PI仿真平臺(tái)
SIDesigner作為一站式系統(tǒng)級(jí)SI/PI仿真平臺(tái),內(nèi)置Golden級(jí)別精度SPICE引擎。它基于圖形化交互界面的信號(hào)完整性仿真工具,支持常見的電路元件類型組成的通用電路仿真,具有幾大優(yōu)勢:
· Golden級(jí)精度與穩(wěn)定性:SIDesigner平臺(tái)內(nèi)置TJSPICE仿真引擎,該引擎融合了True-SPICE時(shí)域仿真與Channel Simulation通道仿真兩大核心能力,在精度與穩(wěn)定性方面達(dá)到業(yè)界領(lǐng)先水平。
· 全面接口支持能力:在接口支持方面,SIDesigner展現(xiàn)出全面兼容性。平臺(tái)不僅對(duì)DDR、HBM、UCIE等并行接口提供完整的時(shí)域仿真方案,還覆蓋PCIE、MIPI、USB、XSR等主流高速串行接口,通過專業(yè)通道仿真技術(shù)確保信號(hào)傳輸質(zhì)量。
· 系統(tǒng)級(jí)分析與多場景覆蓋:提供系統(tǒng)級(jí)電源噪聲分析、阻抗特性驗(yàn)證與級(jí)聯(lián)S參數(shù)提取等關(guān)鍵功能,同時(shí)支持AC分析和時(shí)域瞬態(tài)分析,能夠滿足從前期設(shè)計(jì)到最終驗(yàn)證等不同階段的仿真需求。
· 持續(xù)功能升級(jí),與客戶協(xié)同成長
在與客戶的深入合作中,SIDesigner持續(xù)豐富產(chǎn)品功能,增強(qiáng)產(chǎn)品價(jià)值,包括:
DFQ功能:基于質(zhì)量的設(shè)計(jì)(Design For Quality),融合實(shí)驗(yàn)設(shè)計(jì)(DOE)、響應(yīng)面建模(RSM)與方差分析(ANOVA),在多變量環(huán)境中高效尋求系統(tǒng)最優(yōu)解;
BERC(BER Contour):結(jié)合時(shí)域仿真與通道仿真技術(shù),以最高精度預(yù)測確定性性能與隨機(jī)性抖動(dòng),適用于DDR4/5、GDDRx、UCIE、BOW等高速并行接口的性能評(píng)估;
RS-Code功能:精準(zhǔn)仿真RSFEC在實(shí)際通道中的糾錯(cuò)效果,為系統(tǒng)可靠性設(shè)計(jì)提供依據(jù)
目前,SIDesigner仍有大量類似增強(qiáng)功能在持續(xù)開發(fā)與規(guī)劃中,致力于與客戶共同成長,不斷拓展產(chǎn)品能力邊界。

孫家鑫表示:“仿真精度是永恒的追求”。目前SIDesigner已在多家頭部企業(yè)中作為簽核標(biāo)準(zhǔn)實(shí)現(xiàn)規(guī)?;渴?,成為其高性能設(shè)計(jì)驗(yàn)證流程中不可或缺的一環(huán)。
面向未來,巨霖科技將始終秉持“精準(zhǔn)仿真,賦能未來”的使命,持續(xù)深耕“電路”與“電磁”仿真技術(shù),緊密圍繞產(chǎn)業(yè)前沿需求,與戰(zhàn)略客戶及產(chǎn)業(yè)鏈伙伴持續(xù)深入合作,不斷打造和推出新的業(yè)界標(biāo)桿產(chǎn)品。巨霖科技將通過持續(xù)的技術(shù)迭代與生態(tài)建設(shè),連點(diǎn)成線、由線及面,打造業(yè)界領(lǐng)先的EDA解決方案,為推動(dòng)國產(chǎn)EDA產(chǎn)業(yè)的超越與領(lǐng)先進(jìn)程貢獻(xiàn)力量。
-
集成電路
+關(guān)注
關(guān)注
5462文章
12661瀏覽量
375526 -
eda
+關(guān)注
關(guān)注
72文章
3139瀏覽量
183582 -
先進(jìn)封裝
+關(guān)注
關(guān)注
2文章
560瀏覽量
1057
原文標(biāo)題:巨霖創(chuàng)始人孫家鑫:以Golden級(jí)精度SI/PI簽核平臺(tái)SIDesigner,賦能高保真系統(tǒng)設(shè)計(jì)
文章出處:【微信號(hào):巨霖,微信公眾號(hào):巨霖】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
巨霖科技分享國產(chǎn)SI仿真工具的破局之道
上海立芯攜EDA產(chǎn)品矩陣亮相ICCAD-Expo 2025
銳成芯微四大IP平臺(tái)亮相ICCAD-Expo 2025
安路科技亮相ICCAD-Expo 2025
行芯科技亮相ICCAD-Expo 2025
中科芯亮相ICCAD-Expo 2025
成都華微亮相ICCAD-Expo 2025
芯行紀(jì)亮相ICCAD-Expo 2025
旋極星源亮相ICCAD-Expo 2025
巨霖科技ICCAD-Expo 2025圓滿收官
英諾達(dá)亮相ICCAD-Expo 2025
奇捷科技亮相ICCAD-Expo 2025
芯盛智能亮相ICCAD-Expo 2025
芯原精彩亮相ICCAD-Expo 2025
巨霖科技精彩亮相ICCAD-Expo 2025
評(píng)論