在電子設(shè)計領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們將深入探討德州儀器(TI)的一款高性能12位A/D轉(zhuǎn)換器——ADC12C080,了解它的特性、應用以及設(shè)計要點。
文件下載:adc12c080.pdf
一、ADC12C080概述

ADC12C080是一款采用CMOS工藝的高性能模數(shù)轉(zhuǎn)換器,能夠以高達80MSPS的速率將模擬輸入信號轉(zhuǎn)換為12位數(shù)字字。它采用了差分流水線架構(gòu),并具備數(shù)字誤差校正功能和片上采樣保持電路,在降低功耗和外部元件數(shù)量的同時,還能提供出色的動態(tài)性能。其獨特的采樣保持級實現(xiàn)了1GHz的全功率帶寬,可在單+3.0V電源下工作,功耗較低。此外,數(shù)字輸出接口可使用單獨的+2.5V電源,有助于降低功耗和噪聲。該轉(zhuǎn)換器還具備掉電功能,能在保持快速喚醒至全工作狀態(tài)的同時,將功耗降至極低水平。
二、關(guān)鍵特性與規(guī)格
(一)特性
- 高帶寬:具有1GHz的全功率帶寬,能夠處理高頻信號。
- 低功耗:典型功耗為300mW,適合對功耗有要求的應用。
- 內(nèi)部參考和采樣保持電路:集成內(nèi)部參考電壓和采樣保持電路,簡化了設(shè)計。
- 數(shù)據(jù)就緒輸出:提供數(shù)據(jù)就緒信號,方便與其他數(shù)字電路同步。
- 時鐘占空比穩(wěn)定器:可在較寬的時鐘占空比范圍內(nèi)保持性能穩(wěn)定。
- 單電源工作:可在單+3.0V電源下工作,降低了電源設(shè)計的復雜度。
- 掉電模式:支持掉電模式,可在不使用時降低功耗。
- 32引腳WQFN封裝:尺寸為5x5x0.8mm,引腳間距為0.5mm,適合高密度PCB設(shè)計。
(二)關(guān)鍵規(guī)格
| 參數(shù) | 數(shù)值 |
|---|---|
| 分辨率 | 12位 |
| 轉(zhuǎn)換速率 | 80MSPS |
| 信噪比($f_{IN}=170MHz$) | 68dBFS(典型) |
| 無雜散動態(tài)范圍($f_{IN}=170MHz$) | 86dBFS(典型) |
| 全功率帶寬 | 1GHz(典型) |
| 功耗 | 300mW(典型) |
三、引腳說明與等效電路
ADC12C080的引腳可分為模擬輸入輸出、數(shù)字輸入輸出、模擬電源和數(shù)字電源等幾類。以下是部分關(guān)鍵引腳的說明:
(一)模擬輸入引腳
- $V{IN}+$和$V{IN}-$:差分模擬輸入引腳,差分滿量程輸入信號電平為2VP - P,每個輸入引腳信號以共模電壓$V_{CM}$為中心。
- $V_{CMO}$:可作為溫度穩(wěn)定的1.5V參考,建議用于為差分模擬輸入提供共模電壓$V_{CM}$。
- $V_{REF}$:參考電壓引腳,可使用內(nèi)部1.2V參考或外部1.2V參考。使用內(nèi)部參考時,需用0.1μF和1μF低等效串聯(lián)電感(ESL)電容去耦至AGND。
(二)數(shù)字輸入引腳
- CLK:時鐘輸入引腳,模擬輸入在時鐘上升沿采樣。
- PD:掉電控制引腳,高電平使能掉電模式,降低功耗。
(三)數(shù)字輸出引腳
- D0 - D11:12位數(shù)字數(shù)據(jù)輸出引腳,輸出電平為CMOS兼容。
- DRDY:數(shù)據(jù)就緒選通信號,數(shù)據(jù)輸出轉(zhuǎn)換與該信號下降沿同步。
(四)電源引腳
- VA:正模擬電源引腳,需連接到安靜的電壓源,并使用0.1μF電容去耦至AGND。
- AGND:模擬電源的接地返回引腳,封裝背面的裸露焊盤必須焊接到接地平面以確保額定性能。
- VDR:輸出驅(qū)動器的正電源引腳,需連接到安靜的電壓源,并使用0.1μF電容去耦至DRGND。
- DRGND:數(shù)字輸出驅(qū)動器電源的接地返回引腳,應連接到系統(tǒng)數(shù)字地,但不應與ADC的AGND引腳靠近連接。
四、電氣特性
(一)靜態(tài)特性
ADC12C080的靜態(tài)特性包括分辨率、積分非線性(INL)、差分非線性(DNL)、增益誤差和偏移誤差等。其中,分辨率為12位無失碼,INL典型值為±0.5LSB,DNL典型值為±0.35LSB。
(二)動態(tài)特性
動態(tài)特性方面,在不同輸入頻率下,該轉(zhuǎn)換器具有良好的信噪比(SNR)、無雜散動態(tài)范圍(SFDR)和有效位數(shù)(ENOB)等指標。例如,在$f_{IN}=170MHz$時,SNR典型值為68.5dBFS,SFDR典型值為86dBFS,ENOB典型值為11.1位。
(三)邏輯和電源特性
數(shù)字輸入輸出特性方面,邏輯“1”輸入電壓典型值為2.0V,邏輯“0”輸入電壓典型值為0.8V;邏輯“1”輸出電壓典型值為2.0V,邏輯“0”輸出電壓典型值為0.4V。電源特性方面,模擬電源電流典型值為100mA,數(shù)字輸出電源電流典型值為12mA,功耗典型值為300mW。
(四)時序和交流特性
時鐘頻率范圍為20 - 80MHz,轉(zhuǎn)換延遲為7個時鐘周期,輸出延遲典型值為5.5ns。
五、應用領(lǐng)域
ADC12C080適用于多種應用場景,包括:
- 高IF采樣接收器:可用于無線基站接收器,處理高頻信號。
- 測試和測量設(shè)備:滿足對高精度數(shù)據(jù)采集的需求。
- 通信儀器:在通信系統(tǒng)中實現(xiàn)模擬信號到數(shù)字信號的轉(zhuǎn)換。
- 便攜式儀器:低功耗特性使其適合便攜式設(shè)備的應用。
六、設(shè)計要點
(一)電源設(shè)計
電源引腳需使用0.1μF電容和100pF陶瓷片電容進行去耦,以降低電源噪聲。模擬電源噪聲應保持在100mVP - P以下,避免引腳電壓超過電源電壓,特別是在電源開關(guān)過程中。$V{DR}$引腳可在2.4V至$V{A}$范圍內(nèi)供電,有助于降低功耗和噪聲耦合。
(二)布局和接地
為確保準確轉(zhuǎn)換,需進行正確的接地和信號布線。將電路板分為模擬和數(shù)字區(qū)域,ADC12C080置于兩者之間。DRGND引腳不應與其他接地引腳靠近連接,以防止輸出電流瞬變引入噪聲。同時,應將模擬電路與數(shù)字電路分離,縮短時鐘線長度,避免電容耦合影響性能。
(三)驅(qū)動模擬輸入
模擬輸入應使用源阻抗小于100Ω的信號源驅(qū)動,匹配差分輸入的源阻抗可改善偶次諧波性能。可使用單端轉(zhuǎn)差分轉(zhuǎn)換電路,根據(jù)輸入頻率選擇合適的電路。此外,應使用外部RC網(wǎng)絡(luò)隔離充電毛刺和過濾寬帶噪聲,RC極點的設(shè)置需根據(jù)應用場景進行調(diào)整。
(四)時鐘輸入
時鐘輸入應使用穩(wěn)定、低抖動的時鐘信號,時鐘線應在源端進行特性阻抗匹配,并保持阻抗恒定。若時鐘源驅(qū)動多個設(shè)備,每個驅(qū)動引腳應進行AC端接。同時,盡量避免時鐘線與其他信號交叉,以減少抖動和噪聲的引入。
七、總結(jié)
ADC12C080是一款性能卓越的12位A/D轉(zhuǎn)換器,具有高帶寬、低功耗、良好的動態(tài)性能等優(yōu)點。在設(shè)計應用時,需要注意電源、布局、接地、模擬輸入驅(qū)動和時鐘輸入等方面的要點,以充分發(fā)揮其性能。希望本文能為電子工程師在使用ADC12C080進行設(shè)計時提供有價值的參考。大家在實際應用中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
CMOS
+關(guān)注
關(guān)注
58文章
6224瀏覽量
243317 -
adc
+關(guān)注
關(guān)注
100文章
7938瀏覽量
556785 -
模數(shù)轉(zhuǎn)換器
+關(guān)注
關(guān)注
26文章
4096瀏覽量
130232 -
輸入信號
+關(guān)注
關(guān)注
0文章
559瀏覽量
13210
發(fā)布評論請先 登錄
ADC12C080,pdf datasheet (12-Bi
ADC12C080高性能CMOS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表
ADC12C105:高性能12位A/D轉(zhuǎn)換器的深度剖析
深入剖析ADC12V170:高性能A/D轉(zhuǎn)換器的卓越之選
深入剖析ADC12C170:高性能12位A/D轉(zhuǎn)換器的技術(shù)解析
深入剖析ADC12DL080:高性能12位A/D轉(zhuǎn)換器的設(shè)計與應用
剖析ADC12L080:12位高速A/D轉(zhuǎn)換器的卓越性能與應用指南
深入剖析ADC12QS065:高性能12位A/D轉(zhuǎn)換器的設(shè)計與應用
深入解析ADC12L066:高性能12位A/D轉(zhuǎn)換器的全方位指南
深入剖析ADC12C080:高性能12位A/D轉(zhuǎn)換器的技術(shù)指南
評論