AD5724R/AD5734R/AD5754R:多功能DAC的深度剖析與應(yīng)用指南
在電子設(shè)計(jì)領(lǐng)域,數(shù)模轉(zhuǎn)換器(DAC)扮演著至關(guān)重要的角色,它是連接數(shù)字世界與模擬世界的橋梁。今天,我們將深入探討Analog Devices公司的AD5724R/AD5734R/AD5754R系列DAC,這是一款功能強(qiáng)大且應(yīng)用廣泛的產(chǎn)品,為工業(yè)自動化、測試測量等領(lǐng)域提供了可靠的解決方案。
文件下載:AD5724R.pdf
產(chǎn)品概述
AD5724R/AD5734R/AD5754R是一系列四通道、12/14/16位串行輸入、電壓輸出的DAC。它們支持單電源(+4.5 V至+16.5 V)或雙電源(±4.5 V至±16.5 V)供電,輸出范圍可通過軟件選擇,包括+5 V、+10 V、+10.8 V、±5 V、±10 V和±10.8 V。這些器件集成了輸出放大器、參考緩沖器和專有的上電/掉電控制電路,具有高精度、低噪聲和快速建立時(shí)間等優(yōu)點(diǎn)。
關(guān)鍵特性
- 高精度:INL誤差最大為±16 LSB,DNL誤差最大為±1 LSB,總未調(diào)整誤差(TUE)最大為0.1% FSR。
- 快速建立時(shí)間:典型建立時(shí)間為10 μs,能夠滿足快速響應(yīng)的應(yīng)用需求。
- 集成參考:內(nèi)部參考的溫度系數(shù)最大為±5 ppm/°C,提供穩(wěn)定的參考電壓。
- 靈活的輸出控制:支持同時(shí)更新所有DAC輸出,異步清零功能可將輸出設(shè)置為零刻度或中間刻度。
- 串行接口:與DSP和微控制器兼容,時(shí)鐘速率高達(dá)30 MHz,方便與各種數(shù)字系統(tǒng)集成。
技術(shù)規(guī)格詳解
精度指標(biāo)
該系列DAC提供不同的分辨率,AD5754R為16位,AD5734R為14位,AD5724R為12位。在±10 V范圍內(nèi),TUE最大為±0.1% FSR,INL誤差根據(jù)型號不同有所差異,AD5754R最大為±16 LSB,AD5734R最大為±4 LSB,AD5724R最大為±1 LSB。DNL誤差在所有型號中均保證最大為±1 LSB,確保了單調(diào)特性。
參考輸入與輸出
參考輸入電壓范圍為2 V至3 V,推薦值為2.5 V。參考輸出電壓在25°C時(shí)為2.5 V ± 2 mV,溫度系數(shù)在0°C至85°C范圍內(nèi)為1.8至5 ppm/°C,在?40°C至+85°C范圍內(nèi)為2.2至10 ppm/°C。
輸出特性
輸出電壓范圍根據(jù)電源電壓和參考電壓的不同而變化,最大可達(dá)±12 V。輸出放大器能夠直接驅(qū)動2 kΩ負(fù)載和4000 pF電容負(fù)載,直流輸出阻抗為0.5 Ω。
交流性能
輸出電壓建立時(shí)間在不同的輸入變化下有所不同,例如20 V階躍到±0.03 % FSR的建立時(shí)間為10至12 μs,10 V階躍到±0.03 % FSR的建立時(shí)間為7.5至8.5 μs。數(shù)字到模擬的毛刺能量為13 nV - sec,毛刺脈沖峰值幅度為35 mV。
工作原理與架構(gòu)
架構(gòu)設(shè)計(jì)
DAC架構(gòu)采用電阻串結(jié)構(gòu),后面跟隨輸出放大器。參考輸入經(jīng)過緩沖后應(yīng)用于DAC核心,電阻串結(jié)構(gòu)保證了單調(diào)性。輸出放大器能夠產(chǎn)生單極性和雙極性輸出電壓,具有3.5 V/μs的壓擺率和10 μs的滿量程建立時(shí)間。
上電序列
正確的上電序列對于確保器件正常工作至關(guān)重要。建議先給DVCC引腳供電,然后再給AVDD和AVSS引腳供電。理想的上電順序?yàn)镚ND、SIG_GND、DAC_GND、DVCC、AVDD、AVSS,最后是數(shù)字輸入。
串行接口
該系列DAC通過3線串行接口進(jìn)行控制,時(shí)鐘速率高達(dá)30 MHz,兼容SPI、QSPI?、MICROWIRE和DSP標(biāo)準(zhǔn)。輸入移位寄存器為24位寬,數(shù)據(jù)以24位字的形式MSB優(yōu)先加載到器件中。
操作模式
- 獨(dú)立操作:串行接口支持連續(xù)和非連續(xù)串行時(shí)鐘。在連續(xù)SCLK模式下,SYNC必須保持低電平足夠的時(shí)鐘周期;在門控時(shí)鐘模式下,必須使用包含準(zhǔn)確時(shí)鐘周期數(shù)的突發(fā)時(shí)鐘,并在最后一個(gè)時(shí)鐘后將SYNC置高以鎖存數(shù)據(jù)。
- 菊花鏈操作:SDO引腳可用于將多個(gè)器件菊花鏈連接,減少串行接口線的數(shù)量,適用于系統(tǒng)診斷和多器件應(yīng)用。
- 回讀操作:通過設(shè)置R / W位為1,可以從指定寄存器讀取數(shù)據(jù)。
輸出更新模式
- 單個(gè)DAC更新:LDAC保持低電平,數(shù)據(jù)時(shí)鐘輸入到輸入移位寄存器,在SYNC上升沿更新指定DAC輸出。
- 所有DAC同時(shí)更新:LDAC保持高電平,數(shù)據(jù)時(shí)鐘輸入到輸入移位寄存器,在SYNC置高后將LDAC置低,所有DAC輸出異步更新。
異步清零(CLR)
CLR是一個(gè)低電平有效信號,可將輸出清零到零刻度或中間刻度,清零代碼值可通過控制寄存器的CLR選擇位進(jìn)行選擇。
寄存器配置
輸入寄存器
輸入寄存器為24位寬,包含讀/寫位、保留位、寄存器選擇位、DAC地址位和16位數(shù)據(jù)位。通過設(shè)置不同的位組合,可以選擇不同的寄存器進(jìn)行讀寫操作。
DAC寄存器
通過將三個(gè)REG位設(shè)置為000來尋址DAC寄存器,DAC地址位選擇要進(jìn)行數(shù)據(jù)傳輸?shù)腄AC通道。
輸出范圍選擇寄存器
將三個(gè)REG位設(shè)置為001可尋址輸出范圍選擇寄存器,DAC地址位選擇DAC通道,范圍位(R2, R1, R0)選擇所需的輸出范圍。
控制寄存器
控制寄存器通過將三個(gè)REG位設(shè)置為011進(jìn)行尋址,可實(shí)現(xiàn)多種控制功能,如無操作指令、清零、加載、禁用SDO輸出、選擇CLR值、啟用電流限制鉗位和熱關(guān)斷功能等。
電源控制寄存器
電源控制寄存器通過將三個(gè)REG位設(shè)置為010進(jìn)行尋址,可控制和確定器件的電源和熱狀態(tài),包括每個(gè)DAC通道的上電/掉電狀態(tài)、參考電源的上電/掉電狀態(tài)、熱關(guān)斷警報(bào)和過流警報(bào)等。
設(shè)計(jì)特點(diǎn)與應(yīng)用注意事項(xiàng)
模擬輸出控制
在電源上電過程中,VOUTx引腳通過低阻抗路徑(約4 kΩ)鉗位到0 V,同時(shí)傳輸門G1打開,以防止輸出放大器短路。直到模擬電源穩(wěn)定并向DAC寄存器寫入有效字后,G2打開,G1關(guān)閉。
掉電模式
每個(gè)DAC通道可以單獨(dú)掉電,默認(rèn)情況下所有通道處于掉電模式。掉電時(shí),輸出引腳通過約4 kΩ電阻鉗位到地,放大器輸出與輸出引腳斷開。
過流保護(hù)
每個(gè)DAC通道都有獨(dú)立的過流保護(hù),用戶可以選擇恒流鉗位或自動通道掉電兩種配置方式。恒流鉗位模式下,短路時(shí)電流被鉗位在20 mA;自動通道掉電模式下,短路時(shí)通道掉電,輸出通過約4 kΩ電阻鉗位到地。
熱關(guān)斷
器件集成了熱關(guān)斷功能,當(dāng)核心溫度超過約150°C時(shí),自動關(guān)閉器件。該功能默認(rèn)禁用,可通過控制寄存器的TSD使能位啟用。
內(nèi)部參考
片上電壓參考默認(rèn)掉電。如果使用外部參考源,內(nèi)部參考必須始終保持掉電狀態(tài);如果使用內(nèi)部參考,必須通過電源控制寄存器的PUREF位上電。
+5 V/±5 V操作
在單+5 V或雙±5 V電源下,由于輸出放大器的裕量不足,無法實(shí)現(xiàn)+5 V或±5 V的輸出范圍。此時(shí)可以使用降低的參考電壓,如2 V參考可產(chǎn)生+4 V或±4 V的輸出范圍。
替代上電序列支持
如果無法使用推薦的上電序列,可以使用外部負(fù)載開關(guān)電路確保數(shù)字塊先于模擬塊上電。
布局指南
在設(shè)計(jì)印刷電路板時(shí),應(yīng)將模擬和數(shù)字部分分開,并在每個(gè)電源引腳附近使用10 μF和0.1 μF的電容進(jìn)行旁路。電源線路應(yīng)使用盡可能大的走線,以提供低阻抗路徑,減少電源線上的毛刺影響。同時(shí),應(yīng)避免數(shù)字和模擬信號交叉,減少信號串?dāng)_。
隔離接口
在許多過程控制應(yīng)用中,需要在控制器和被控制單元之間提供隔離屏障。Analog Devices的iCoupler?系列產(chǎn)品可提供超過2.5 kV的電壓隔離,AD5724R/AD5734R/AD5754R的串行加載結(jié)構(gòu)使其非常適合隔離接口應(yīng)用。
微處理器接口
該系列DAC通過標(biāo)準(zhǔn)的3線串行總線與微控制器和DSP處理器接口,通信協(xié)議兼容。DAC輸出更新可以在數(shù)據(jù)時(shí)鐘輸入完成后自動啟動,也可以在LDAC的控制下進(jìn)行。
總結(jié)
AD5724R/AD5734R/AD5754R系列DAC以其高精度、快速建立時(shí)間、靈活的輸出控制和豐富的功能,為工業(yè)自動化、測試測量等領(lǐng)域提供了可靠的解決方案。在設(shè)計(jì)過程中,工程師需要根據(jù)具體應(yīng)用需求合理配置寄存器,注意上電序列、布局和接口等方面的問題,以充分發(fā)揮器件的性能。你在使用這款DAC時(shí)遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗(yàn)和見解。
發(fā)布評論請先 登錄
AD5724R/AD5734R/AD5754R:多功能DAC的深度剖析與應(yīng)用指南
評論