哈哈哈哈哈操欧洲电影,久草网在线,亚洲久久熟女熟妇视频,麻豆精品色,久久福利在线视频,日韩中文字幕的,淫乱毛视频一区,亚洲成人一二三,中文人妻日韩精品电影

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet和先進(jìn)封裝——后摩爾時(shí)代芯片演進(jìn)的全新道路

Winbond華邦電子 ? 來(lái)源:Winbond華邦電子 ? 2023-03-28 11:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摩爾定律極限將至

隨著摩爾定律的飛速發(fā)展,芯片制程早已大步邁入了 10nm 以下,一路發(fā)展至 7nm、5nm,并觸達(dá)了現(xiàn)階段業(yè)界普遍認(rèn)為的物理極限——3nm。在進(jìn)入 10nm 的大關(guān)后,工藝迭代的速度已經(jīng)放緩,先進(jìn)工藝的高昂成本問(wèn)題也令制造商和終端消費(fèi)者感到頭疼。

除了面臨先進(jìn)工藝的成本挑戰(zhàn),在摩爾定律逼近極限的“后摩爾時(shí)代”,半導(dǎo)體行業(yè)也無(wú)法再繼續(xù)通過(guò)微縮晶體管來(lái)提升芯片性能,行業(yè)亟需新的技術(shù)路線來(lái)滿足對(duì)芯片性能日益增長(zhǎng)的需求,而這也正是 Chiplet 和先進(jìn)封裝的“用武”之處。

接下來(lái),我們將通過(guò)闡述定義來(lái)進(jìn)一步揭開(kāi) Chiplet 和先進(jìn)封裝的奧秘,以內(nèi)存為例,為您解讀后摩爾時(shí)代的芯片發(fā)展趨勢(shì)。

Chiplet、UCIe 與異構(gòu)集成

Chiplet 一般指預(yù)制好的、具有特定功能的、可用來(lái)組合集成的晶片,也叫芯粒,其技術(shù)重點(diǎn)在于將不同的芯片連接在一起并進(jìn)行封裝。在這個(gè)過(guò)程中,芯片之間的連接由于異構(gòu)性、互操作性以及數(shù)據(jù)完整度等問(wèn)題面臨著諸多挑戰(zhàn)。

因此,2022 年 3 月 ,英特爾、AMD、Arm、高通、三星、臺(tái)積電等科技巨頭聯(lián)合成立了 UCIe 產(chǎn)業(yè)聯(lián)盟,共同推出了開(kāi)放的行業(yè)互聯(lián)標(biāo)準(zhǔn),使芯片制造商能夠輕松地將不同類型的芯片集成到同一芯片系統(tǒng)中。

作為知名的內(nèi)存供應(yīng)商,華邦電子也在前不久加入了 UCIe 產(chǎn)業(yè)聯(lián)盟,與聯(lián)盟伙伴共同助力高性能 Chiplet 接口標(biāo)準(zhǔn)的推廣與普及。

如今大家爭(zhēng)相探討的異構(gòu)集成,全稱為異構(gòu)異質(zhì)集成,包含了異構(gòu)與異質(zhì)雙重含義。其中,制造商將如 3nm、5nm、7nm 甚至 28nm 和 45nm 等不同工藝制程、不同功能、不同制造商的 Chiplet 集成到一起,被稱作異構(gòu)集成。而為了設(shè)計(jì)出小尺寸、低成本、設(shè)計(jì)靈活、系統(tǒng)性能出色的芯片產(chǎn)品,制造商還會(huì)將諸如硅、氮化鎵、碳化硅、磷化銦等不同材質(zhì)的 Chiplet 集成在一起,這被稱作異質(zhì)集成。

UCIe 標(biāo)準(zhǔn)的建立為異構(gòu)芯片提供了高帶寬、低延遲、高電源效率和高性價(jià)比的封裝內(nèi)連接,從而滿足整個(gè)計(jì)算系統(tǒng)的需求。

Chiplet 與先進(jìn)封裝

現(xiàn)階段,業(yè)內(nèi)對(duì)先進(jìn)封裝的共識(shí)是 2.5D/3D 以及 WLCSP 晶圓級(jí)封裝,它們可在單位體積內(nèi)集成更多的功能單元,以內(nèi)存為例,先進(jìn)封裝可大幅增加內(nèi)存容量。同時(shí),這些功能單元的互連更短、密度更高,進(jìn)一步提升合封后的芯片性能。

Chiplet 與先進(jìn)封裝是兩個(gè)不同的概念,但在某種程度上它們卻緊密相連——目前,行業(yè)內(nèi)大多數(shù)的 Chiplet 是通過(guò)先進(jìn)封裝技術(shù)將不同工藝制造的芯片進(jìn)行集成的。然而在采用 2.5D/3D 這樣的垂直堆疊方式集成 Chiplet 芯片時(shí),將面臨幾大關(guān)鍵挑戰(zhàn):

封裝技術(shù)

隨著業(yè)界對(duì)小型化的需求愈演愈烈,芯片必須保證在更小的封裝空間內(nèi)對(duì)更小尺寸的 Chiplet 芯片進(jìn)行封裝,因此對(duì)封裝技術(shù)的要求極高;

連接設(shè)計(jì)

芯片堆疊的順序、走線方式都會(huì)影響合封芯片的性能,因此需要最佳的設(shè)計(jì)方式來(lái)降低整體風(fēng)險(xiǎn);

熱管理

將芯片堆疊在一起后,散熱問(wèn)題更為嚴(yán)峻,高溫會(huì)影響芯片的性能與壽命,因此需要采取更尖端的散熱技術(shù)來(lái)避免高溫導(dǎo)致的性能下降甚至是封裝失效;

另一方面,合封后的系統(tǒng)級(jí)芯片性能與集成在其中的 Chiplet 芯片性能息息相關(guān)。因此必須采用具備如下特質(zhì)的裸片才能保證最終的芯片性能。

高度可靠

盡管在單個(gè) Chiplet 芯片良率高達(dá) 98% 的情況下,合封后的產(chǎn)品良率也會(huì)大幅下降,此外還可能會(huì)與其他芯片相互干擾,但提升裸片(die)的可靠性仍舊可在某種程度上提升合封芯片的可靠性;

散熱合理

合封后,每個(gè)裸片與外界進(jìn)行熱傳遞的面積急劇縮小,發(fā)熱量會(huì)進(jìn)一步提高,因此必須盡可能降低裸片本身的散熱,才能將合封芯片的發(fā)熱控制在合理范圍內(nèi);

高溫穩(wěn)定

合封芯片的發(fā)熱遠(yuǎn)高于單一裸片的發(fā)熱量,為此,裸片需要具備較好的高溫下穩(wěn)定性,才能保證芯片性能在溫度升高的環(huán)境中不受損;

更低功耗

系統(tǒng)級(jí)芯片的功耗受 Chiplet 芯片的功耗影響極大,為滿足用得低功耗需求,需要進(jìn)一步降低裸片的自身功耗。

華邦的 KGD 和先進(jìn)封裝

KGD 產(chǎn)品

作為業(yè)界知名的 KGD 供應(yīng)商,華邦早在2008 年就已開(kāi)始向客戶提供諸多優(yōu)質(zhì) KGD 產(chǎn)品,包括DDR、LPDDR、HYPERRAM、NOR Flash等,并可根據(jù)客戶的不同需求靈活定制,進(jìn)一步幫助客戶提升成本和空間效益。

6e8fe9f2-cd13-11ed-bfe3-dac502259ad0.png

其中,憑借獨(dú)到的性能優(yōu)勢(shì),HYPERRAM 3.0 KGD 一經(jīng)推出就席卷市場(chǎng)并備受好評(píng)。HYPERRAM KGD 的引腳更少、體積更小、設(shè)計(jì)更為簡(jiǎn)潔,因此能夠更輕松地與客戶產(chǎn)品合封,同時(shí)得益于 HYPERRAM 的超低功耗,還可顯著降低合封后的發(fā)熱風(fēng)險(xiǎn)。

先進(jìn)封裝

在深耕 KGD 產(chǎn)品的同時(shí),華邦還致力于先進(jìn)封裝技術(shù)的革新,采用TSV(Through Silicon Via)硅通孔技術(shù)進(jìn)一步提升 DRAM 的性能與容量。目前華邦已經(jīng)推出了全新的3D TSV DRAM(又名 CUBE) KGD 產(chǎn)品,兼具高帶寬與低功耗,能夠確保 2.5D/3D 多芯片封裝的能效,為客戶帶來(lái)優(yōu)質(zhì)的定制化內(nèi)存解決方案。

此外華邦的 3DCaaS 一站式服務(wù)平臺(tái),在為客戶提供優(yōu)質(zhì) KGD 產(chǎn)品外,還將與合作伙伴共同為客戶帶來(lái)諸多工藝上的支持與產(chǎn)品技術(shù)咨詢,例如針對(duì)多芯片優(yōu)化的 2.5D、3D 后段工藝和 Silicon-Cap、interposer 技術(shù)等附加服務(wù)。

隨著新能源汽車、5G、可穿戴設(shè)備等領(lǐng)域的不斷發(fā)展,對(duì)芯片性能的需求也越來(lái)越高。然而隨著后摩爾時(shí)代的到來(lái),采用先進(jìn)封裝技術(shù)的 Chiplet 則成為了芯片微縮化進(jìn)程的“續(xù)命良藥”。除 UCIe 產(chǎn)業(yè)聯(lián)盟外,眾多頭部制造商也在圍繞 3D 封裝建立全新的生態(tài)聯(lián)盟,從封裝角度為 Chiplet 的發(fā)展保駕護(hù)航。華邦也將竭誠(chéng)發(fā)揮自身在 KGD 產(chǎn)品和先進(jìn)封裝領(lǐng)域的技術(shù)優(yōu)勢(shì),為業(yè)界提供優(yōu)質(zhì)的定制化內(nèi)存解決方案,讓芯片在“長(zhǎng)高”的路上越走越遠(yuǎn)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54345

    瀏覽量

    468648
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    81134
  • 封裝技術(shù)
    +關(guān)注

    關(guān)注

    12

    文章

    605

    瀏覽量

    69351
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13641
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    560

    瀏覽量

    1057

原文標(biāo)題:Chiplet和先進(jìn)封裝——后摩爾時(shí)代芯片演進(jìn)的全新道路

文章出處:【微信號(hào):Winbond華邦電子,微信公眾號(hào):Winbond華邦電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AI時(shí)代算力瓶頸如何破?先進(jìn)封裝成半導(dǎo)體行業(yè)競(jìng)爭(zhēng)新高地

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)在半導(dǎo)體行業(yè),先進(jìn)封裝(Advanced Packaging)已然占據(jù)至關(guān)重要的地位。它不再局限于芯片制造的“道工序”范疇,而是成為提升
    的頭像 發(fā)表于 02-23 06:23 ?1.4w次閱讀

    一文詳解器件級(jí)立體封裝技術(shù)

    2D、2.5D和3D立體封裝技術(shù)已廣泛應(yīng)用于倒裝芯片和晶圓級(jí)封裝工藝中,成為摩爾時(shí)代芯片性能提
    的頭像 發(fā)表于 04-10 17:06 ?1054次閱讀
    一文詳解器件級(jí)立體<b class='flag-5'>封裝</b>技術(shù)

    華宇電子亮相2026中國(guó)半導(dǎo)體先進(jìn)封測(cè)大會(huì)

    3月23日,2026中國(guó)半導(dǎo)體先進(jìn)封測(cè)大會(huì)正式舉辦,華宇電子受邀精彩亮相,聚焦先進(jìn)封裝FCBGA的機(jī)遇與挑戰(zhàn)發(fā)表主題分享,與行業(yè)精英共探摩爾時(shí)代
    的頭像 發(fā)表于 03-23 17:09 ?1506次閱讀
    華宇電子亮相2026中國(guó)半導(dǎo)體<b class='flag-5'>先進(jìn)</b>封測(cè)大會(huì)

    先進(jìn)封裝時(shí)代,芯片測(cè)試面臨哪些新挑戰(zhàn)?

    摩爾定律放緩,2.5D/3D 封裝、Chiplet 成行業(yè)新方向,卻給測(cè)試工程師帶來(lái)巨大挑戰(zhàn)。核心難題包括:3D 堆疊導(dǎo)致芯粒 I/O 端口物理不可達(dá),需采用 IEEE 1838 標(biāo)
    的頭像 發(fā)表于 02-05 10:41 ?514次閱讀

    攜手伏達(dá)半導(dǎo)體:RedPKG解決方案助力封裝自主,加速產(chǎn)品創(chuàng)新

    伴隨摩爾定律逐步放緩,摩爾時(shí)代正式來(lái)臨,半導(dǎo)體產(chǎn)業(yè)的技術(shù)創(chuàng)新重心向封裝領(lǐng)域持續(xù)傾斜。因此,在追求高效與自主的半導(dǎo)體產(chǎn)業(yè)浪潮中,封裝已成為連
    的頭像 發(fā)表于 01-28 18:04 ?223次閱讀
    攜手伏達(dá)半導(dǎo)體:RedPKG解決方案助力<b class='flag-5'>封裝</b>自主,加速產(chǎn)品創(chuàng)新

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    作為“摩爾時(shí)代”的關(guān)鍵突破路徑,通過(guò)將多個(gè)不同工藝、不同功能的模塊化芯片,借助先進(jìn)封裝技術(shù)進(jìn)行系統(tǒng)級(jí)整合,成為實(shí)現(xiàn)高帶寬、低延遲、低功耗異
    的頭像 發(fā)表于 11-18 16:15 ?1215次閱讀
    <b class='flag-5'>Chiplet</b>核心挑戰(zhàn)破解之道:瑞沃微<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)新思路

    Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長(zhǎng)需求。在此背景下,Chiplet作為一種“摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過(guò)將不同工藝、功能的模塊化
    的頭像 發(fā)表于 11-02 10:02 ?1759次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>封裝</b>設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    Chiplet先進(jìn)封裝全生態(tài)首秀即將登場(chǎng)!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    隨著AI算力、高性能計(jì)算及光電融合技術(shù)的加速演進(jìn),Chiplet先進(jìn)封裝正成為全球半導(dǎo)體產(chǎn)業(yè)體系重構(gòu)的關(guān)鍵力量。 ? 2025年10月15–17日,灣芯展將在深圳會(huì)展中心(福田)隆重
    的頭像 發(fā)表于 10-14 10:13 ?683次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>全生態(tài)首秀即將登場(chǎng)!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    系統(tǒng)級(jí)立體封裝技術(shù)的發(fā)展與應(yīng)用

    系統(tǒng)級(jí)立體封裝技術(shù)作為摩爾時(shí)代集成電路產(chǎn)業(yè)的核心突破方向,正以三維集成理念重構(gòu)電子系統(tǒng)的構(gòu)建邏輯。
    的頭像 發(fā)表于 09-29 10:46 ?7972次閱讀
    系統(tǒng)級(jí)立體<b class='flag-5'>封裝</b>技術(shù)的發(fā)展與應(yīng)用

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“摩爾時(shí)代”的到來(lái),芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過(guò)異構(gòu)集成將不同的
    的頭像 發(fā)表于 08-07 15:42 ?4906次閱讀
    華大九天推出芯粒(<b class='flag-5'>Chiplet</b>)與2.5D/3D<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>版圖設(shè)計(jì)解決方案Empyrean Storm

    先進(jìn)封裝轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾定律精準(zhǔn)預(yù)言了近幾十年集成電路的發(fā)展。然而,逐漸逼近的物理極限、更高的性能需求和不再經(jīng)濟(jì)的工藝制程,已引發(fā)整個(gè)半導(dǎo)體行業(yè)重新考慮集成工藝方法和系統(tǒng)縮放策略,意味著集成電路產(chǎn)業(yè)已經(jīng)步入摩爾時(shí)代
    的頭像 發(fā)表于 08-05 14:59 ?3096次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>轉(zhuǎn)接板的典型結(jié)構(gòu)和分類

    摩爾時(shí)代破局者:物元半導(dǎo)體領(lǐng)航中國(guó)3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“摩爾時(shí)代”的背景下,傳統(tǒng)制程微縮帶來(lái)的性能提升逐漸趨緩,而先進(jìn)封裝技術(shù),尤其是2.5D/3D堆疊封裝,正成為延續(xù)
    的頭像 發(fā)表于 08-04 15:53 ?1387次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>破局者:物元半導(dǎo)體領(lǐng)航中國(guó)3D集成制造產(chǎn)業(yè)

    Chiplet與3D封裝技術(shù):摩爾時(shí)代芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,
    的頭像 發(fā)表于 07-29 14:49 ?1350次閱讀
    <b class='flag-5'>Chiplet</b>與3D<b class='flag-5'>封裝</b>技術(shù):<b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    突破!華為先進(jìn)封裝技術(shù)揭開(kāi)神秘面紗

    在半導(dǎo)體行業(yè),芯片制造工藝的發(fā)展逐漸逼近物理極限,摩爾定律的推進(jìn)愈發(fā)艱難。在此背景下,先進(jìn)封裝技術(shù)成為提升芯片性能、實(shí)現(xiàn)系統(tǒng)集成的關(guān)鍵路徑,
    的頭像 發(fā)表于 06-19 11:28 ?1919次閱讀

    Chiplet先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過(guò)多個(gè)相對(duì)較小的模塊來(lái)實(shí)現(xiàn),而
    的頭像 發(fā)表于 04-21 15:13 ?2185次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)
    安平县| 江源县| 齐齐哈尔市| 库伦旗| 康平县| 南投县| 安顺市| 兖州市| 方山县| 九寨沟县| 新丰县| 东明县| 辽阳市| 城步| 富源县| 全椒县| 平定县| 宜昌市| 手机| 来凤县| 澜沧| 章丘市| 普定县| 乌拉特后旗| 农安县| 南部县| 太原市| 潜山县| 德格县| 沧州市| 广饶县| 开平市| 古浪县| 容城县| 江西省| 岑溪市| 乌恰县| 文安县| 长岭县| 宝山区| 新乡县|