電子發(fā)燒友網(wǎng)綜合報道
當谷歌憑借TPU芯片與Gemini 3模型加冕AI新王,算力領(lǐng)域的技術(shù)迭代正引發(fā)連鎖反應(yīng)。作為高效能運算的核心配套,先進封裝技術(shù)市場正經(jīng)歷前所未有的變革,英特爾推出的EMIB技術(shù)悄然崛起,向長期占據(jù)主導地位的臺積電CoWoS方案發(fā)起挑戰(zhàn),一場關(guān)乎AI產(chǎn)業(yè)成本與效率的技術(shù)博弈已然拉開序幕。
在AI算力需求呈指數(shù)級增長的當下,先進封裝技術(shù)成為突破芯片性能瓶頸的關(guān)鍵。臺積電的CoWoS技術(shù)歷經(jīng)十余年迭代,憑借成熟的工藝和出色的傳輸性能,長期壟斷高端市場。
英偉達、AMD等GPU巨頭對帶寬、傳輸速度及低延遲的極致追求,使其成為CoWoS方案的核心擁躉,英偉達一家便占據(jù)了CoWoS超過60%的產(chǎn)能。英偉達CEO黃仁勛曾明確表示,CoWoS是當前最先進的封裝技術(shù),公司目前沒有替代選擇,這一表態(tài)也印證了CoWoS在高性能計算領(lǐng)域的核心地位。
然而,AI產(chǎn)業(yè)的爆發(fā)式增長讓CoWoS的短板日益凸顯,產(chǎn)能短缺成為制約行業(yè)發(fā)展的關(guān)鍵瓶頸。今年10月臺積電坦言,AI應(yīng)用仍處于早期階段,相關(guān)產(chǎn)能極度緊張,雖計劃在2026年提升CoWoS產(chǎn)能,但短期內(nèi)供需矛盾難以緩解。
與此同時,CoWoS內(nèi)部大中介層帶來的高昂成本,以及光罩尺寸的限制,讓不少中小型客戶望而卻步,為市場變革埋下了伏筆。
就在CoWoS面臨發(fā)展困境之際,英特爾的EMIB技術(shù)憑借精準的定位迅速獲得市場關(guān)注。作為一種2.5D先進封裝技術(shù),EMIB最大的優(yōu)勢在于面積靈活性與成本控制。與CoWoS-S僅3.3倍、CoWoS-L當前3.5倍的光罩尺寸相比,EMIB-M已能提供6倍光罩尺寸,預(yù)計2026至2027年可進一步拓展至8倍至12倍,遠超CoWoS的發(fā)展上限。
在成本方面,EMIB舍棄了價格高昂的中介層,采用將芯片內(nèi)嵌在載板硅橋的方式實現(xiàn)互連,簡化了整體結(jié)構(gòu),為對成本敏感的AI客戶提供了更具性價比的選擇。這一技術(shù)特性恰好契合了以谷歌為代表的ASIC方案崛起的市場趨勢,有機構(gòu)指出,谷歌已構(gòu)建起成熟的訓推一體ASIC體系,其Gemini 3模型依托TPU集群完成訓練,下一代Ironwood(TPU v7)芯片更展現(xiàn)了大規(guī)模低功耗推理的工程化優(yōu)勢。
受此帶動,谷歌計劃在2027年的TPU v9中導入EMIB試用,Meta也在積極評估將其應(yīng)用于MTIA產(chǎn)品,市場對ASIC芯片的關(guān)注度持續(xù)升溫。
ASIC方案的爆發(fā)預(yù)期成為EMIB技術(shù)普及的核心推力。Wedbush Securities的Dan Ives觀察到,市場正在重新發(fā)現(xiàn)ASIC芯片的巨大潛力,多家機構(gòu)研判,2026至2027年,谷歌、亞馬遜、Meta、Open AI及微軟的ASIC 芯片數(shù)量將迎來爆發(fā)式增長。
云端服務(wù)業(yè)者加速自研ASIC的過程中,對整合復(fù)雜功能的芯片封裝面積需求不斷擴大,臺積電CoWoS的產(chǎn)能限制與成本壓力,讓英特爾EMIB成為理想替代方案。除了谷歌、Meta,蘋果在DRAM封裝工程師招聘中明確要求具備EMIB技術(shù)經(jīng)驗,高通為數(shù)據(jù)中心業(yè)務(wù)招聘的產(chǎn)品管理總監(jiān)職位也將EMIB技術(shù)列為必備技能,美滿電子、聯(lián)發(fā)科等廠商更是考慮為ASIC項目導入EMIB封裝,一場由頭部企業(yè)引領(lǐng)的技術(shù)遷移正在悄然發(fā)生。
不過,EMIB想要完全撼動CoWoS的地位仍面臨挑戰(zhàn)。Trendforce指出,EMIB技術(shù)受限于硅橋面積與布線密度,在互連帶寬、訊號傳輸距離和延遲性方面存在短板,目前僅能滿足ASIC客戶的需求。對于英偉達、AMD等對性能要求極致的GPU供應(yīng)商而言,CoWoS仍是不可替代的選擇。這意味著未來先進封裝市場或?qū)⒊尸F(xiàn)雙雄并立的格局,CoWoS繼續(xù)主導高性能GPU領(lǐng)域,而EMIB則在ASIC市場快速擴張,兩者根據(jù)不同應(yīng)用場景形成互補。
當谷歌憑借TPU芯片與Gemini 3模型加冕AI新王,算力領(lǐng)域的技術(shù)迭代正引發(fā)連鎖反應(yīng)。作為高效能運算的核心配套,先進封裝技術(shù)市場正經(jīng)歷前所未有的變革,英特爾推出的EMIB技術(shù)悄然崛起,向長期占據(jù)主導地位的臺積電CoWoS方案發(fā)起挑戰(zhàn),一場關(guān)乎AI產(chǎn)業(yè)成本與效率的技術(shù)博弈已然拉開序幕。
在AI算力需求呈指數(shù)級增長的當下,先進封裝技術(shù)成為突破芯片性能瓶頸的關(guān)鍵。臺積電的CoWoS技術(shù)歷經(jīng)十余年迭代,憑借成熟的工藝和出色的傳輸性能,長期壟斷高端市場。
英偉達、AMD等GPU巨頭對帶寬、傳輸速度及低延遲的極致追求,使其成為CoWoS方案的核心擁躉,英偉達一家便占據(jù)了CoWoS超過60%的產(chǎn)能。英偉達CEO黃仁勛曾明確表示,CoWoS是當前最先進的封裝技術(shù),公司目前沒有替代選擇,這一表態(tài)也印證了CoWoS在高性能計算領(lǐng)域的核心地位。
然而,AI產(chǎn)業(yè)的爆發(fā)式增長讓CoWoS的短板日益凸顯,產(chǎn)能短缺成為制約行業(yè)發(fā)展的關(guān)鍵瓶頸。今年10月臺積電坦言,AI應(yīng)用仍處于早期階段,相關(guān)產(chǎn)能極度緊張,雖計劃在2026年提升CoWoS產(chǎn)能,但短期內(nèi)供需矛盾難以緩解。
與此同時,CoWoS內(nèi)部大中介層帶來的高昂成本,以及光罩尺寸的限制,讓不少中小型客戶望而卻步,為市場變革埋下了伏筆。
就在CoWoS面臨發(fā)展困境之際,英特爾的EMIB技術(shù)憑借精準的定位迅速獲得市場關(guān)注。作為一種2.5D先進封裝技術(shù),EMIB最大的優(yōu)勢在于面積靈活性與成本控制。與CoWoS-S僅3.3倍、CoWoS-L當前3.5倍的光罩尺寸相比,EMIB-M已能提供6倍光罩尺寸,預(yù)計2026至2027年可進一步拓展至8倍至12倍,遠超CoWoS的發(fā)展上限。
在成本方面,EMIB舍棄了價格高昂的中介層,采用將芯片內(nèi)嵌在載板硅橋的方式實現(xiàn)互連,簡化了整體結(jié)構(gòu),為對成本敏感的AI客戶提供了更具性價比的選擇。這一技術(shù)特性恰好契合了以谷歌為代表的ASIC方案崛起的市場趨勢,有機構(gòu)指出,谷歌已構(gòu)建起成熟的訓推一體ASIC體系,其Gemini 3模型依托TPU集群完成訓練,下一代Ironwood(TPU v7)芯片更展現(xiàn)了大規(guī)模低功耗推理的工程化優(yōu)勢。
受此帶動,谷歌計劃在2027年的TPU v9中導入EMIB試用,Meta也在積極評估將其應(yīng)用于MTIA產(chǎn)品,市場對ASIC芯片的關(guān)注度持續(xù)升溫。
ASIC方案的爆發(fā)預(yù)期成為EMIB技術(shù)普及的核心推力。Wedbush Securities的Dan Ives觀察到,市場正在重新發(fā)現(xiàn)ASIC芯片的巨大潛力,多家機構(gòu)研判,2026至2027年,谷歌、亞馬遜、Meta、Open AI及微軟的ASIC 芯片數(shù)量將迎來爆發(fā)式增長。
云端服務(wù)業(yè)者加速自研ASIC的過程中,對整合復(fù)雜功能的芯片封裝面積需求不斷擴大,臺積電CoWoS的產(chǎn)能限制與成本壓力,讓英特爾EMIB成為理想替代方案。除了谷歌、Meta,蘋果在DRAM封裝工程師招聘中明確要求具備EMIB技術(shù)經(jīng)驗,高通為數(shù)據(jù)中心業(yè)務(wù)招聘的產(chǎn)品管理總監(jiān)職位也將EMIB技術(shù)列為必備技能,美滿電子、聯(lián)發(fā)科等廠商更是考慮為ASIC項目導入EMIB封裝,一場由頭部企業(yè)引領(lǐng)的技術(shù)遷移正在悄然發(fā)生。
不過,EMIB想要完全撼動CoWoS的地位仍面臨挑戰(zhàn)。Trendforce指出,EMIB技術(shù)受限于硅橋面積與布線密度,在互連帶寬、訊號傳輸距離和延遲性方面存在短板,目前僅能滿足ASIC客戶的需求。對于英偉達、AMD等對性能要求極致的GPU供應(yīng)商而言,CoWoS仍是不可替代的選擇。這意味著未來先進封裝市場或?qū)⒊尸F(xiàn)雙雄并立的格局,CoWoS繼續(xù)主導高性能GPU領(lǐng)域,而EMIB則在ASIC市場快速擴張,兩者根據(jù)不同應(yīng)用場景形成互補。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
CoWoS
+關(guān)注
關(guān)注
0文章
170瀏覽量
11533 -
EMIB
+關(guān)注
關(guān)注
0文章
15瀏覽量
4060 -
先進封裝
+關(guān)注
關(guān)注
2文章
560瀏覽量
1057
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
CoWoS(Chip-on-Wafer-on-Substrate)先進封裝工藝的材料全景圖及國產(chǎn)替代進展
這張圖是CoWoS(Chip-on-Wafer-on-Substrate)先進封裝工藝的材料全景圖,清晰展示了從底層基板到頂層芯片的全鏈條材料體系,以及各環(huán)節(jié)的全球核心供應(yīng)商。下面我們分層拆解:一
2026年AI芯片破局指南:晶圓廠不再是瓶頸,先進封裝才是核心勝負手
2026年初,全球半導體產(chǎn)業(yè)迎來了一個標志性的拐點:臺積電CoWoS先進封裝產(chǎn)能缺口超過30%,日月光等行業(yè)巨頭宣布封裝服務(wù)全線漲價30%,
【深度報告】CoWoS封裝的中階層是關(guān)鍵——SiC材料
摘要:由于半導體行業(yè)體系龐大,理論知識繁雜,我們將通過多個期次和專題進行全面整理講解。本專題主要從CoWoS封裝的中階層是關(guān)鍵——SiC材料進行講解,讓大家更準確和全面的認識半導體地整個行業(yè)體系
CoWoS產(chǎn)能狂飆下的隱憂:當封裝“量變”遭遇檢測“質(zhì)控”瓶頸
先進封裝競賽中,CoWoS 產(chǎn)能與封測低毛利的反差,凸顯檢測測試的關(guān)鍵地位。2.5D/3D 技術(shù)帶來三維缺陷風險,傳統(tǒng)檢測失效,面臨光學透視量化、電性隔離定位及效率成本博弈三大挑戰(zhàn)。解決方案在于構(gòu)建
五家大廠盯上,英特爾EMIB成了?
電子發(fā)燒友網(wǎng)綜合報道 最近,英特爾EMIB封裝火了,在蘋果、高通、博通的招聘信息中,都指出正在招募熟悉EMIB封裝的工程師。近期還有消息稱,由于臺積電
FCCSP驅(qū)動下的半導體封裝新格局
,倒裝芯片芯片級封裝)憑借其高密度互連、優(yōu)異電熱性能以及緊湊尺寸,持續(xù)在消費電子、通信、汽車電子和人工智能等多個領(lǐng)域發(fā)揮重要作用。 ? 如今,F(xiàn)CCSP不僅在技術(shù)層面不斷突破,更在全球市場格局中展現(xiàn)出鮮明的集中化與區(qū)域轉(zhuǎn)移趨勢,
今日看點:加速進化完成新一輪超億元融資;Arm 宣布為 Neoverse 平臺導入英偉達 NVLink Fusion 互聯(lián)
CoWoS、EMIB、SoIC和PoP等先進封裝技術(shù)經(jīng)驗。而高通為其數(shù)據(jù)中心業(yè)務(wù)部門招聘的產(chǎn)品管理總監(jiān)職位也要求熟悉英特爾的EMIB技術(shù)。
發(fā)表于 11-18 10:29
?1141次閱讀
臺積電CoWoS技術(shù)的基本原理
隨著高性能計算(HPC)、人工智能(AI)和大數(shù)據(jù)分析的快速發(fā)展,諸如CoWoS(芯片-晶圓-基板)等先進封裝技術(shù)對于提升計算性能和效率的重要性日益凸顯。
臺積電CoWoS平臺微通道芯片封裝液冷技術(shù)的演進路線
臺積電在先進封裝技術(shù),特別是CoWoS(Chip on Wafer on Substrate)平臺上的微通道芯片液冷技術(shù)路線,是其應(yīng)對高性能計算和AI芯片高熱流密度挑戰(zhàn)的關(guān)鍵策略。本報告將基于臺積電相關(guān)的研究成果和已發(fā)表文獻,深
HBM技術(shù)在CowoS封裝中的應(yīng)用
HBM通過使用3D堆疊技術(shù),將多個DRAM(動態(tài)隨機存取存儲器)芯片堆疊在一起,并通過硅通孔(TSV,Through-Silicon Via)進行連接,從而實現(xiàn)高帶寬和低功耗的特點。HBM的應(yīng)用中,CowoS(Chip on Wafer on Substrate)封裝技術(shù)
化圓為方,臺積電整合推出最先進CoPoS半導體封裝
電子發(fā)燒友網(wǎng)綜合報道 近日,據(jù)報道,臺積電將持續(xù)推進先進封裝技術(shù),正式整合CoWoS與FOPLP,推出新一代CoPoS工藝。 ? 作為臺積電先進封裝
CoWoP能否挑戰(zhàn)CoWoS的霸主地位
在半導體行業(yè)追逐更高算力、更低成本的賽道上,先進封裝技術(shù)成了關(guān)鍵突破口。過去幾年,臺積電的CoWoS(Chip-on-Wafer-on-Substrate)技術(shù)憑借對AI芯片需求的精準適配,成了
從InFO-MS到InFO_SoW的先進封裝技術(shù)
在先進封裝技術(shù)向超大型、晶圓級系統(tǒng)集成深化演進的過程中,InFO 系列(InFO-MS、InFO-3DMS)與 CoWoS-L、InFO_SoW 等技術(shù)持續(xù)突破創(chuàng)新。
120×180mm怪獸封裝!EMIB-T讓AI芯片起飛
EMIB技術(shù)基礎(chǔ)上引入硅通孔(TSV)的重大升級,旨在解決高性能計算、AI加速器和數(shù)據(jù)中心芯片的異構(gòu)集成挑戰(zhàn)。其核心是通過垂直互連提升封裝密度和性能,同時降低功耗和延遲。 ? 傳統(tǒng)EMIB利用嵌入在
英特爾先進封裝,新突破
了英特爾在技術(shù)研發(fā)上的深厚底蘊,也為其在先進封裝市場贏得了新的競爭優(yōu)勢。 英特爾此次的重大突破之一是 EMIB-T 技術(shù)。EMIB-T 全稱
先進封裝市場迎來EMIB與CoWoS的格局之爭
評論